基于结构级的低功耗设计方法  被引量:3

Low Power Design in Structure Level

在线阅读下载全文

作  者:罗旻[1] 杨波[1] 高德远[1] 沈绪榜[1] 

机构地区:[1]西北工业大学航空微电子中心,陕西西安710072

出  处:《小型微型计算机系统》2004年第3期329-333,共5页Journal of Chinese Computer Systems

摘  要:随着移动设备需求量的不断增大和芯片工作速度的不断提高 ,芯片的功耗已经成为电路设计者必须考虑的问题 ,对于芯片整体性能的评估已经由原来的面积和速度的权衡变成面积、时序、可测性和功耗的综合考虑 ,并且功耗所占的权重会越来越大 .文中主要讲述通过不同方法在进行结构设计时如何实现低功耗设计 ,比如采用并行结、流水结构。When more and more mobile equipments are needed and the frequency of chips is increased, the power of chips are more and more considered by designers. The evaluation of the total performance of chips is changed from areas and speed of chips to areas ,timing ,testability and power of chips ,and power will play more and more important role in the total performance.In this paper, we mainly discuss how to implement low power designs in different ways in structure level, for examples,using parallel structure, pipeline structure ,optimizing coding style, etc. .

关 键 词:低功耗设计 结构级 数字CMOS电路 电路设计 结构设计 芯片性能 

分 类 号:TN431.2[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象