一种数字调频系统专用频率合成芯片的设计  被引量:2

Design of PLL frequency synthesizer for digital tuning system

在线阅读下载全文

作  者:刘莎[1] 卢雪萍[1] 马骏[1] 

机构地区:[1]杭州电子工业学院研究所,杭州310037

出  处:《信息技术》2004年第3期32-34,共3页Information Technology

摘  要:针对汽车音响收音数字调谐系统的实例,介绍了一种广播用双波段锁相环频率合成芯片的设计方法。设计采用串行端口按位传输数据的方式,在程序分频器部分使用了吞脉冲技术,不仅简化了控制器的操作,同时也获得了较高的频率分辨力,实际产品具有广泛的市场前景。We present a phase locked loop (PLL) frequency synthesizer for digital tuning system (DTS), which is used for DTS of car radio receiver. We use a mode of serial transmission data and a pluse-swallow method in programmable divider. The operation of MCU has been simplified, and at the same time this method receives high frequency resolution. The practical product has good market applied prospect.

关 键 词:数字调谐系统 锁相环频率合成芯片 吞脉冲计数器 串行数据传输 

分 类 号:TN492[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象