多码技术在低功耗十进制计数器设计中的应用  

Multi-code state assignment in decimal up-counter design.

在线阅读下载全文

作  者:张巧文[1] 叶锡恩[1] 吴训威[1] 

机构地区:[1]宁波大学电路与系统研究所

出  处:《浙江大学学报(理学版)》2004年第3期290-295,共6页Journal of Zhejiang University(Science Edition)

基  金:国家自然科学基金资助项目(60273093);南京大学近代声学国家重点实验室资助项目(0107).

摘  要:分析了存在于时序电路中的冗余行为的各种抑制机理,着重阐述了冗余抑制技术中的多码设计技术原理.以对十进制计数器的4种设计,充分验证了在低功耗设计中多码技术的可行性和有效性.PSPICE模拟与能耗分析证明,该技术能有效地达到节省功耗的目的.Various constructions for restraining redundancy in sequential circuits and their working mechanism are analyzed. A multi-code state assignment is proposed to restrain redundant state. According to the four designs of decimal up-counter, the possibility and the validity of using the multi-code state assignment in lower power design are demonstrated. PSPICE simulation and energy analysis prove that saving energy dissipation can be effectively achieved by using this technique.

关 键 词:多码技术 低功耗设计 冗余抑制 门控时钟 多码分配 计数器 

分 类 号:TP332.12[自动化与计算机技术—计算机系统结构] TN432[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象