检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:王自力[1]
机构地区:[1]中国电子科技集团公司第十六研究所,安徽合肥230043
出 处:《安徽大学学报(自然科学版)》2004年第3期50-54,共5页Journal of Anhui University(Natural Science Edition)
摘 要:介绍了直接数字合成(DDS)与锁相环路(PLL)的基本原理及利用DDS与PLL相结合的方法设计的频率合成源,并给出了该频率合成源的实例和达到的性能指标。The basic principles of direct digital synthesizers(DDS)and phase-locked loop (PLL )are introduced in this paper. An experiment model for frequency synthesizer by the way of combining DDS with PLL is given, and the performance index for the synthesizer is also given.
关 键 词:S波段 频率合成源 直接数字合成 锁相环路 DDS PLL 频率合成器
分 类 号:TN74[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.185