检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:冯文楠[1] 刘凌[1] 陈中建[1] 吉利久[1]
出 处:《北京大学学报(自然科学版)》2004年第3期424-431,共8页Acta Scientiarum Naturalium Universitatis Pekinensis
基 金:国家高技术研究发展 863计划 (2 0 0 2AA1Z12 70 );北京市集成电路产业化基地关键技术研究基金 (H0 2 0 12 0 150 2 2 0 )资助项目
摘 要:提出了一种全新的电荷泵锁相环的行为级建模方法。采用多层模型 ,能根据需要在仿真的精度和速度间进行权衡 ,在可独立配置的不同层次中描述锁相环系统的理想行为和非理想行为。与传统的电荷泵锁相环模型相比 ,灵活性大大提高。该建模方法还提供了一个专用层进行时域噪声仿真 ,使得系统的噪声特性得以更准确的验证。该多层模型用Verilog A建立 ,用SpectreTM 进行仿真。在精度损失很小的情况下仿真速度有 2 0到A novel multi-layer Charge-Pump Phase-Locked Loop (CP-PLL) behavioral model is presented in this paper. In contrast to conventional CP-PLL models, the multi-layer model offers great flexibility of trading off the speed and accuracy of simulation by describing the ideal and nonideal characteristics in separated layers that can be configured individually. Also with a specific layer the approach provides the ability of carrying out noise simulation in time domain. The multi-layer model is built in Verilog-A and simulated by Spectre TM. A simulation speed up factor of 20 to 99 is achieved with reasonable loss of accuracy.
分 类 号:TN702[电子电信—电路与系统] TN911.8
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.251