检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:吴驰[1] 毕津顺[1] 李博[1] 李彬鸿 罗家俊[1] 韩郑生[1]
出 处:《太赫兹科学与电子信息学报》2016年第6期-,共5页Journal of Terahertz Science and Electronic Information Technology
基 金:国家自然科学基金资助项目(面上项目;重点项目;重大项目)(61176095;61404169)
摘 要:单粒子瞬态脉冲宽度是评价电子系统软错误率的重要参数之一。针对0.13μm、部分耗尽型绝缘体上硅(PDSOI)工艺下的反相器链,解析地计算了反相器中产生的单粒子瞬态脉冲宽度,仿真了产生的单粒子瞬态脉冲在反相器链中传播时的临界脉冲宽度和传输率随级数变化情况。仿真结果表明,单粒子瞬态脉冲宽度的大小在几十皮秒到几百皮秒之间,反相器链的级数对临界脉冲宽度和传输率影响较大。最后仿真得到在输入单粒子瞬态脉冲宽度较小时,建立保持时间与输入脉冲宽度有关。该结果有利于电气掩蔽建模和锁存掩蔽建模准确性的提高。The width of Single-Event Transient(SET) pulse is one of the most important parameters for evaluating soft-error rate in electronic systems. Analytical calculation is performed in 0.13μm Partially Depleted Silicon On Insulator(PDSOI) Complementary Metal Oxide Semiconductor(CMOS) logic. Simulation in inverter chain is carried out to study the variation of critical pulse width and transmission rate. Results reveal that SET pulse width changes from dozens of picosecond to hundreds of picosecond in duration; meanwhile, the stage of inverter chain has a great influence on critical pulse width and transmission rate. Finally,derived by simulation of D Flip-Flop(DFF),the set-up time and hold time are related to the input pulse width when pulse width is short. The results are helpful for improving the accuracy of electrical masking model and latch masking model.
分 类 号:TN78[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222