DDS+PLL

作品数:65被引量:218H指数:9
导出分析报告
相关领域:电子电信更多>>
相关作者:杨国渝粟显义叶建芳高泽溪王诞燕更多>>
相关机构:电子科技大学桂林电子科技大学北京理工大学中国电子科技集团第十研究所更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国防科技技术预先研究基金内蒙古自治区自然科学基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=通信技术x
条 记 录,以下是1-3
视图:
排序:
基于DDS+PLL的宽带扫频源的设计与实现被引量:7
《通信技术》2010年第3期188-190,共3页陈小清 李磊民 
介绍了DDS+PLL技术的宽带扫频信号源的设计与实现。采用ADI公司的DDS芯片AD9858和Hittite公司的HMC440,FPGA控制DDS产生中心频率200M,带宽0~75MHz可变的线性扫频信号,采用DDS激励锁相环的锁相倍频技术将200M信号倍频到1.6GHz。实验证明...
关键词:线性扫频 锁相环 DDS 
高性能频率合成器设计方法研究被引量:2
《通信技术》2009年第3期81-83,86,共4页胡坤 
通过对部件相位噪声性能的分析,进行结构指数最大化设计,得到最简总体结构设计。利用混频互调分量分析,避开各级混频组合干扰,得到系统各级结构的频率方案设计。利用DDS器件的结构优势对频率合成器结构进行优化,进一步简化设计结构。根...
关键词:DDS+PLL 频率合成 设计方法 
DDS+PLL系统的频谱分析被引量:3
《通信技术》2002年第2X期56-57,共2页唐东峰 王福昌 
简要介绍了 DDS+PLL频率合成的原理,分析了在 DDS没有相位截断误差时,DDS+PLL输出信号的杂散抑制度,并讨论了杂散抑制度与环路参数的关系。
关键词:直接数字滤波器 锁项环滤波器 杂散抑制度 频率分辨率 
检索报告 对象比较 聚类工具 使用帮助 返回顶部