LIN总线控制器的FPGA设计  

The FPGA realization of LIN Bus controller

在线阅读下载全文

作  者:肖木[1] 王丽芳[1] 唐晓泉[1] 

机构地区:[1]中国科学院电工研究所,北京100080

出  处:《微计算机信息》2007年第23期196-198,共3页Control & Automation

基  金:国家"十五"863计划电动汽车重大专项"电动汽车网络;总线;通讯协议研究(2003AA501995)"资助

摘  要:LIN(Local Interconnect Network)总线是一种新型低成本汽车车身网络低端通讯总线。本文针对LIN总线协议的特点,设计了基于ALTERA芯片EP1K50TC144-3的LIN总线控制器。该总线控制器能够实现LIN总线发送与接收,并具有LIN总线自动唤醒与自同步功能。LIN bus is a new type low- cost lower- end communication bus of automotive body network. Basing on basic features of LIN bus, This paper designs a LIN Bus controller basing on ALTERA device EP1K50TC144- 3.which can not only achieve the transmit and receive of LIN Bus, but also have the function of auto- wake- up and auto baud calibration.

关 键 词:LIN总线 EP1K50TC144-3 自动唤醒 自同步 

分 类 号:TN87[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象