在双端口SRAM中实现同步硬件原语  

Dual-port SRAM with Semaphore logic

在线阅读下载全文

作  者:姚丽娜[1] 胡建国[2] 

机构地区:[1]湖南广播电视大学,长沙410004 [2]国防科技大学

出  处:《微计算机信息》2008年第11期273-274,304,共3页Control & Automation

基  金:东莞市科研发展专项基金项目(2006D011);2006年东莞市科技计划项目"射频识别芯片的研究与开发";湖南省高校科研项目(06D064)资助

摘  要:在多处理器并行环境中,必须通过同步机制保证系统的一致性。硬件实现同步原语能大大减小系统开销,提高同步可靠性。本文介绍了如何在双端口SRAM中实现同步硬件原语,可在处理器不支持同步硬件原语的条件下提供可靠的同步机制。In the multiprocessors situation, synchronization mechanisms can prevent the system from reaching a nonconsistent state. And hardware-supplied synchronization primitives are a low-cost and reliable method to implement synchronization. This paper pre-sents a control logic to supply synchronization in a dual-port SRAM, which can supply synchronization in multiprocessors situation without synchronization instructions.

关 键 词:同步硬件原语逻辑 双端口SRAM 同步机制 

分 类 号:TP333[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象