一种半实物雷达仿真系统硬件体系结构设计和应用  被引量:6

Design and Application of Modularized Standardized and Scalable Architecture of Radar Signal Processor in Hardware-in-loop Radar-Countermeasure Simulation System

在线阅读下载全文

作  者:刘峰[1] 龙腾[1] 曾涛[1] 

机构地区:[1]北京理工大学信息科学学院雷达技术研究所,100081

出  处:《系统仿真学报》2006年第z2期643-645,共3页Journal of System Simulation

摘  要:提出了一种模块化、标准化、可扩展的半实物雷达仿真系统硬件体系结构。它可以满足多种雷达对抗仿真的需求,具有一定的通用性和扩展性。作者使用ADSP21060为主处理器,实现了该硬件平台,并在某雷达对抗仿真中得到应用,充分发挥了该硬件体系的优势。An architecture of hardware structure for the modularized, standardized and scalable simulation system with hardware-in-loop was established. From such architecture, a practical radar countermeasure simulation system was implemented, with ADSP21060 as its core processors, and a fairly reasonable simulation result.

关 键 词:半实物仿真 模块化 标准化 可扩展 ADSP21060 

分 类 号:TP391.9[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象