基于ispLSI1032E芯片的四位乘法器  

4-bit multiplier based on ispLS1032E chip

在线阅读下载全文

作  者:于海雁 胡庆[2] 夏桂文 

机构地区:[1]沈阳工业大学信息工程学院,辽宁沈阳110023 [2]沈阳工业大学电气工程学院,辽宁沈阳110023 [3]抚顺石化公司,辽宁抚顺113000

出  处:《沈阳工业大学学报》2001年第S1期47-49,共3页Journal of Shenyang University of Technology

摘  要:ispLSI1032E是复杂可编程芯片CPLD的一种,是Lattice公司产品.介绍用该芯片实现四位乘法器,算法独特,运算速度快,有着其它专用芯片不可比拟的优越性.设计采用ispDesignExpert系统,利用层次化设计方法.IspLSI1032E,which is the product of Lattice company,is a member of compl ex programmable chip CPLD.This paper presenets 4-bit mul tiplier made by ISPLSI11032E with th e characteristic of unique algorthm and rapid arithmetic speed.It has su periority over other special purpose chip.The hierarchy design is accom plished by ispDesign Expert system.

关 键 词:在系统可编程 层次化设计 乘法器 算法 

分 类 号:TN792[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象