检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国计量学院光学与电子科技学院,浙江杭州310018
出 处:《中国计量学院学报》2013年第1期72-76,共5页Journal of China Jiliang University
摘 要:通过对已有全加器电路的研究与分析,提出了仅需8个晶体管的新型全加器单元.新电路包括2个3管同或门模块和1个选择器模块.在台积电(TSMC)0.18μm互补氧化物半导体(CMOS)工艺器件参数下经电路模拟程序(HSPICE)进行性能测试,与现有典型的全加器相比,新电路在晶体管数目、功耗和功耗延迟积有较大的优势.Based on the research and analysis of existing full adder circuits,a novel full adder cell used only 8 transistors was proposed.The novel circuit was composed of two 3-XNOR gates and one multiplexer.Compared with the typical full adder circuits,the proposed full adder circuit shows a significant improvement in transistor count power consumption and power delay product by tested with HSPICE simulation based on 0.18 μm CMOS process.
分 类 号:TN432[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.135.220.9