全加器

作品数:165被引量:144H指数:6
导出分析报告
相关领域:电子电信更多>>
相关作者:胡建平张跃军夏银水贾嵩蔡理更多>>
相关机构:宁波大学东南大学清华大学北京大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金浙江省自然科学基金陕西省自然科学基金安徽省自然科学基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于FeFET的完全非易失全加器设计
《宁波大学学报(理工版)》2025年第2期71-77,共7页王凯玥 查晓婧 王伦耀 夏银水 
国家自然科学基金(62304115,U23A20351);浙江省自然科学基金创新群体项目(LDT23F04021F04).
铁电场效应晶体管(Ferroelectric Field-Effect Transistor,FeFET)的滞回特性使其既可充当开关又可充当非易失性存储元件,常被应用于存内逻辑电路设计.然而现有基于FeFET的存内逻辑电路设计存在计算时需要访问部分操作数,输出需要额外...
关键词:铁电场效应晶体管 存内逻辑 非易失性 全加器 
基于原理图输入的补码加法器设计
《电脑知识与技术》2025年第3期46-48,共3页罗海涛 
作为电子设计自动化技术,EDA利用计算机及相应的工具软件,完成包括电子电路、PCB印刷电路板,以及集成电路的设计、综合、仿真验证等工作;随着集成电路技术与计算机技术的发展,EDA技术得到快速发展,具备了自动化设计能力;Quartus II是一...
关键词:EDA 原理图输入 全加器 补码加法器 溢出 
基于EDA仿真软件Multisim在全加器设计中的应用探析
《现代信息科技》2024年第17期1-4,共4页向春艳 陈雪娇 薛喜红 张海龙 李子豪 
随着电子技术的快速发展,电子设计自动化(EDA)已经成为现代电子设计的重要手段。Multisim作为一种广泛应用于电子电路仿真与设计的软件,为相关领域的研究者、工程师提供了便捷的工具和平台。文章使用EDA仿真软件Multisim通过软件直接生...
关键词:EDA仿真软件 MULTISIM 全加器 电路设计 仿真 
基于量子元胞自动机的n位全加器设计
《电子学报》2024年第2期626-632,共7页张辉 解光军 张永强 
中央高校基本科研业务费专项资金资助(No.JZ2020HGTA0085);青年教师科研创新启动专项(No.JZ2020HGQA0162)。
量子元胞自动机(Quantum-dot Cellular Automata,QCA)以其功耗低、纳米级设计、运算速度高等特点被认为是一门新兴技术,在不久的将来有望取代CMOS工艺,用于量子计算机的电路设计.近年来,在QCA电路中有很多使用三输入择多门(M3)和三输入...
关键词:量子元胞自动机 全加器 三输入择多门 三输入异或门 时钟延迟 
四元量子可逆半加器、全加器和并行加法器电路的设计
《量子电子学报》2023年第5期759-769,共11页汤其妹 
安徽医科大学校科研基金(2020xkj113)。
多元量子逻辑比二元量子逻辑具有更多的优点,是量子计算技术中一个重要的研究领域,而加法器电路和减法器电路是计算机和其他复杂计算系统中各种计算单元的主要组成部分。提出了一种四元量子可逆半加器电路,该电路由四元1-qudit门、2-qud...
关键词:量子信息 可逆逻辑 四元逻辑 量子可逆加法器电路 
基于压控自旋轨道矩磁性随机存储器的存内计算全加器设计
《电子与信息学报》2023年第9期3228-3233,共6页刘晓 刘迪军 张有光 罗力川 康旺 
随着互补金属氧化物半导体技术的特征尺寸的不断缩小,其面临的静态功耗问题缩越来越突出。自旋磁随机存储器(MRAM)由于其非易失性、高速读写能力、高集成密度和CMOS兼容性等良好特性,受到了学术界的广泛关注和研究。该文采用电压调控的...
关键词:全加器 存内计算 自旋轨道距 磁隧道结 可重构 
三输入独立栅FETs的电路设计方法研究
《数据通信》2023年第2期31-35,39,共6页郑健 蒋志迪 胡建平 杨源 
国家自然基金资助项目(61671259);浙江省自然科学基金资助项目(LY19F010005)。
本文我们用目前已经提出来的具有不同开关功能的三输入器件进行电路设计。在设计电路时,让电路所需的晶体管数目更少,功耗更低。三输入器件具有三个信号输入端,它的信号处理能力比传统单输入器件更强。我们以全加器和近似4-2压缩器电路...
关键词:全加器 近似4-2压缩器 三输入器件 
高性能全加器电路版图优化设计研究被引量:1
《宁夏电力》2023年第2期51-58,共8页郭佳兴 王金梅 韩国英 
国家自然科学基金(52167006);宁夏自然科学基金(2019AAC03027);宁夏回族自治区重点研发项目(2020BDE03003)。
在现有全加器研究基础上,提出一种高性能全加器改进电路(improved full adder circuit,IFAC),通过改进全加器电路结构,优化电路元件工作数量,旨在提升加法器逻辑功能与运行状态。采用Candence软件搭载130 nm芯片锻造工艺,引入欧拉路径...
关键词:欧拉路径快速判寻法 全加器改进电路(improved full adder circuit IFAC) 纳米工艺 Candence 芯片面积 
超导单磁通量子数字电路的全加器设计与应用探索
《电子学报》2023年第2期307-313,共7页杨若婷 任洁 高小平 王镇 
中国科学院战略性先导科技专项(A类)-超导计算机研发(No.XDA18000000);上海市科学技术委员会科研计划项目-超导SFQ器件与小规模集成电路基础研究(No.17JC1401100)。
随着超导单磁通量子(Single Flux Quantum,SFQ)数字电路的集成度规模不断提升,基于SFQ标准单元库及知识产权(Intellectual Property,IP)电路的设计将会逐渐取代原有的专用定制化数字电路设计的方式.与此同时,IP电路也可以作为新设计方...
关键词:超导数字电路 单磁通量子电路 知识产权电路 自研工艺 全加器 
忆阻器混合逻辑电路设计及其应用被引量:4
《中国科学:信息科学》2023年第1期178-190,共13页代广珍 赵振宇 宋兴文 韩名君 倪天明 
国家自然科学基金(批准号:62174001);安徽省自然科学基金杰出青年项目(批准号:2208085J02);安徽省重点研发计划项目(批准号:202104b11020032);安徽省高校优秀科研创新团队(批准号:2022AH010059);安徽工程大学中青年拔尖人才计划资助项目。
为解决传统集成电路面积大、功耗高等问题,采用纳米级忆阻器设计实现了数字逻辑电路中的加法器和乘法器.基于忆阻器MRL结构设计的OR门和AND门,设计了2T-4M结构的XOR和XNOR逻辑门.运用这些逻辑门与CMOS管混合实现了全加器,其中CMOS反相...
关键词:忆阻器 CMOS 全加器 乘法器 图像加密 
检索报告 对象比较 聚类工具 使用帮助 返回顶部