检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:刘晓[1] 刘迪军 张有光[1] 罗力川 康旺[2] LIU Xiao;LIU Dijun;ZHANG Youguang;LUO Lichuan;KANG Wang(School of Electronic and Information Engineering,Beihang University,Beijing 100191,China;School of Integrated Circuit Science and Engineering,Beihang University,Beijing 100191,China)
机构地区:[1]北京航空航天大学电子信息与工程学院,北京100191 [2]北京航空航天大学集成电路科学与工程学院,北京100191
出 处:《电子与信息学报》2023年第9期3228-3233,共6页Journal of Electronics & Information Technology
摘 要:随着互补金属氧化物半导体技术的特征尺寸的不断缩小,其面临的静态功耗问题缩越来越突出。自旋磁随机存储器(MRAM)由于其非易失性、高速读写能力、高集成密度和CMOS兼容性等良好特性,受到了学术界的广泛关注和研究。该文采用电压调控的自旋轨道矩随机存储器设计了一个存内计算可重构逻辑阵列,能够实现全部布尔逻辑功能和高度并行计算。在此基础上设计了存内计算全加器并在40 nm工艺下进行了仿真验证。结果表明,与当前先进研究相比,该文提出的全加器具有更高的并行度,能够实现更快的计算速度(约1.11 ns/bit)和更低的计算功耗(约5.07 fJ/bit)。With the feature size of complementary metal oxide semiconductor technology decreasing,the problem of static power consumption becomes more and more serious.Spin Magnetic Random Access Memory(MRAM)has been widely studied because of its nonvolatile,high-speed read-write ability,high integration density and CMOS compatibility.In this paper,a reconfigurable memory logic array is designed using a novel Voltage-Controlled Spin-Orbit Torque(VC-SOT)random access memory.It can implement all of Boolean Logic functions and highly parallel computing.On this basis,an in-memory computing Full Adder(FA)is designed and simulated in 40 nm process.The results show that the proposed full adder has higher parallelism,faster computation speed(~1.11 ns/bit)and lower computation power consumption(~5.07 fJ/bit).
分 类 号:TN43[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.17.61.107