应用于UWB系统的并行根升余弦滤波器设计  

Parallel Square Root Raised Cosine FIR Filter Design in UWB

在线阅读下载全文

作  者:朱晓博[1] 肖振宇[1] 金德鹏[1] 

机构地区:[1]清华大学电子工程系微波与数字通信技术国家重点实验室,北京100084

出  处:《电视技术》2009年第S2期204-206,共3页Video Engineering

基  金:国家自然科学基金项目(NNSF-90607009);国家"863"计划项目(2008AA01Z107);国家基础研究计划项目(2007CB310701)

摘  要:针对超宽带(UWB)高速数字通信系统的需求,分析了滤波器的并行化设计方法,设计了4路并行根升余弦成形滤波器,并用Xilinx公司的FPGA芯片进行了验证,和传统根升余弦滤波器相比,本文的设计在速率上有明显优势。Considering the Ultra Wide Band(UWB)high speed digital communication,the method of designing parallel for filter is analyzed in this paper.And a four-path parallel square root raised cosine filter is described,which is verified in Xilinx FPGA.Comparing with traditional square root raised cosine filter,this parallel filter has much superiority in term of speed.

关 键 词:UWB 并行处理 根升余弦滤波器 现场可编程门阵列 

分 类 号:TN713[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象