基于40nm CMOS工艺的DAC IP核物理与时序建模  被引量:2

Physical and Timing Modeling of DAC IP Core Based on 40 nm CMOS Process

在线阅读下载全文

作  者:王东[1] 陈岚[1] 柳臻朝 冯燕[1] 

机构地区:[1]中国科学院微电子研究所,北京100029

出  处:《微电子学与计算机》2015年第2期56-59,64,共5页Microelectronics & Computer

摘  要:基于40nm CMOS工艺,分析了DAC模块转化为IP核时所需生成的必要信息,概述了DAC IP核可复用模型的主要特点。对DAC IP核的物理与时序信息进行建模,得到了DAC IP核的物理模型和时序模型,组成了DAC IP核的数据文件交付项。提取得到的IP核模型保护了IP核的设计信息,可满足布局布线、时序分析等基本应用要求.Based on 40 nm CMOS process,the necessary information needed for transforming DAC module into IP core is analyzed,and the main characteristics of reusable models for DAC IP core are outlined.The physical model and timing model of DAC IP core are obtained by modeling the physical and timing information,which are used to form the data file deliveries.The abstracted models can protect the design details,and can meet requirements for basic application,such as place and route,timing analysis.

关 键 词:DAC IP核 物理模型 时序模型 

分 类 号:TN405[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象