IP核

作品数:1341被引量:2659H指数:15
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:蔡启仲陈岚柯宝中潘绍明赵毅强更多>>
相关机构:西安电子科技大学电子科技大学国防科学技术大学哈尔滨工业大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划中央高校基本科研业务费专项资金国家科技重大专项更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
通用串行总线多功能故障注入设计
《计算机测量与控制》2025年第4期67-74,共8页孔祥雷 冯凯强 
为验证航空航天系统中通信总线在出现故障后,整个系统的稳定性、可靠性及容错性,设计了一套通用总线故障注入系统,系统将实现对各类通用串行总线的故障注入,通过故障注入设备能够实现总线信号在物理层、电气层及协议层3个层面上的故障...
关键词:通用总线 IP核 故障注入 电气层 协议层 
MIPS处理器核及其定制化AXI总线设计
《集成电路与嵌入式系统》2025年第3期33-40,共8页周艳娇 贾艳双 杜军 
针对使用现成AXI接口IP核存在资源占用较大、可定制性差等问题,提出一种分阶段自主设计、添加AXI总线的方式,为设计好的MIPS处理器核增加AXI总线的支持。设计使用Verilog HDL编写RTL代码,在Vivado仿真环境下验证了处理器的总体逻辑功能...
关键词:AXI IP核 MIPS 处理器核 六级流水线 
基于光纤的SpaceWire节点设计
《计算机测量与控制》2025年第3期287-294,329,共9页秦炜 冯凯强 
为实现航天器各SpaceWire仿真子系统分布式部署的能力,并且降低仿真节点使用国外收发芯片的高昂成本,提出一种实现分布式SpaceWire仿真节点卡的设计方法,仿真节点卡能够实现SpaceWire节点间200 Mbps链路速率下的数据收发功能,并且通过...
关键词:SPACEWIRE IP核 光纤 仿真节点 
基于ZYNQ平台的SVM分类器设计与实现
《电子器件》2024年第6期1478-1484,共7页鲍温霞 黄敏 肖仲喆 
研究基于Xilinx HLS高层次综合工具的SVM分类器设计,并在ZYNQ 7020平台上搭建水声信号特征分类系统对设计的SVM IP核进行测试。首先用500组水声信号特征在MATLAB中训练SVM分类网络,然后用C语言编写SVM网络分类算法,经HLS综合生成IP核。...
关键词:支持向量机 IP核 ZYNQ 高层次综合 
基于FPGA的PMLSM三矢量模型预测电流控制IP核设计及硬件在环验证被引量:1
《半导体技术》2024年第11期988-997,共10页谭会生 卿翔 肖鑫凯 
湖南省教育厅科学研究重点项目(20A163);湖南省学位与研究生教学改革研究项目(2022JGYB183)。
为了提升永磁直线同步电机(PMLSM)电流控制的稳态性能和执行速度,同时降低资源消耗,基于现场可编程门阵列(FPGA)设计了一个三矢量模型预测电流控制(TV-MPCC)知识产权(IP)核,并利用FPGA在环可视化验证方法,建立了一个PMLSM的TV-MPCC IP...
关键词:永磁直线同步电机(PMLSM) 三矢量模型预测电流控制(TV-MPCC) 现场可编程门阵列(FPGA) 电流跟踪误差 电流脉动 
基于国产FPGA的UDP协议栈IP核设计与实现被引量:1
《空天预警研究学报》2024年第5期347-352,363,共7页李森 唐建 袁强 
为了解决国外芯片供应的不稳定性以及满足设计自主可控的要求,在国产FPGA上采用硬件方式实现基于以太网的UDP通信协议,利用SystemVerilog语言设计了一种UDP协议栈IP核.该IP核支持主动ARP请求、被动ARP应答、ARP表查询、ICMP协议、IP协议...
关键词:国产FPGA IP核 ARP协议 ICMP协议 IP协议 UDP协议 
基于JFMK50T4-N的数据处理模块的设计与实现
《信息技术与信息化》2024年第10期128-131,共4页田欣园 张曼 朱子恒 刘博 
JFMK50T4-N是一种SRAM型现场可编程门阵列器件,具有高性能、低功耗、小尺寸和低成本等特点。JFMK50T4-N作为处理器的PCIe从设备,通过处理器的PCIe总线接口进行数据交互;利用JFMK50T4-N集成的IP核,完成从PCIe到AXI总线的转换;AXI从接口...
关键词:IP核 FPGA 硬件设计 接口转换 
自适应滤波器的FPGA硬件实现被引量:1
《微处理机》2024年第4期51-54,共4页刘燕 肖庆高 张健 徐文祥 
采用LMS算法和FIR框架结构,对一种基于FPGA硬件的自适应滤波器系统的实现方法展开探讨。系统采用自顶向下的模块化方案设计16阶自适应滤波器。顶层文件包含两个接口、FIR滤波、误差计量和抽头系数共5个模块。系统参数前期均由MATLAB仿...
关键词:LMS算法 自适应滤波器 有限脉冲响应 FPGA器件 IP核 
基于FPGA的基带信号发生器IP核设计与验证
《电子与封装》2024年第8期69-75,共7页闫华 何志豪 
雷达系统中信号收发模块需要内部产生基带信号,面对这一需求设计了一种基于直接数字频率合成(DDS)技术且能自定义起始斜率和起始频率的基带信号发生器IP核。该IP核的输出频率可根据线性调频信号的特征进行设计,根据正弦信号的对称性,结...
关键词:FPGA DDS技术 基带信号产生模块 
基于NCO IP核的正弦波信号发生器的实验教学设计
《工业控制计算机》2024年第7期74-75,共2页易向东 
广东省高校教学质量与教学改革工程项目“广东第二师范学院电子信息工程实践教学基地”;广东第二师范学院高等教育教学研究和改革项目“单片机原理及接口技术虚拟仿真实验”(2021xnfzsy01)。
数字控制振荡器是一种能够生成可调频率的数字信号的电路或算法。通过分析数字控制振荡器的实现原理,采用NCO IP核在Intel FPGA芯片EP4CE6F17C8N上产生正弦波信号。采用Signal Tap Logic Analysis逻辑分析工具对数字电路进行实时调试和...
关键词:数字控制振荡器 NCO IP核 正弦波信号 
检索报告 对象比较 聚类工具 使用帮助 返回顶部