0.18μm CMOS工艺3.125Gb/s发送器的设计  被引量:1

3.125Gb/s Transmitter with 0.18μm CMOS Process

在线阅读下载全文

作  者:叶菁华[1] 郭淦[1] 黄林[1] 陈一辉[1] 洪志良[1] 

机构地区:[1]复旦大学微电子系,上海200433

出  处:《Journal of Semiconductors》2004年第8期1019-1023,共5页半导体学报(英文版)

摘  要:介绍了一种采用深亚微米 CMOS工艺实现单片集成发送器的设计 .它适用于 IEEE 80 2 .3ae多通道 1 0 Gbps以太网接口 (Ethernet) .发送器主要由时钟发生器、多路选择器、占空比调整电路和片内阻抗匹配的线驱动器组成 .为了提高传输速率发送器采用多相时钟结构 ,并且针对该种结构对发送器的功耗进行了系统优化 .文中设计的电路采用 0 .1 8μm工艺仿真 ,总体功耗为 95 m W,线驱动器差分输出幅度为 1 6 0 0 m V ,发送器的系统抖动为 5 0The design of a monolithic integrated transmitter,which is implemented in deep sub micro CMOS process,is described.This transmitter is suitable for IEEE 802 3ae(10 Gb/s) Ethernet standard using 0 18μm CMOS process.The transmitter sets features:1)Multiphase clock to multiplex the data;2)Duty cycle correction (DCC) circuit to adjust the clock pulse width;3)Current mode linedriver to drive transmitter medium.Through simulation,the total jitter (peak to peak) is 50ps,power dissipation is 95mW,and the differential output voltage swing of transmitter is 1600mV.

关 键 词:发送器 功耗优化 多路器 线驱动器 占空比调整 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象