一种低功耗时钟芯片的设计与实现  

The Design and Implementation of a Low-power Clock Chip

在线阅读下载全文

作  者:贾宇然[1] 倪春波[1] 应建华[1] 邹雪城[1] 

机构地区:[1]华中科技大学电子科学与技术系,湖北武汉430074

出  处:《电子与封装》2004年第4期46-49,共4页Electronics & Packaging

摘  要:本文讨论了一种低功耗时钟芯片的设计与实现。通过分析CMOS电路功耗产生原因,给出了详细的低功耗实现方案。流片后测试表明该芯片工作电流0.17mA,满足低功耗要求。This paper discusses the design and implementation of a low-power digital clock chip. The detailedsolution has been given by analyzing source of power. The static current is 170μA, reaching the requirementof low power.

关 键 词:低功耗 时钟芯片 设计与实现 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象