FIR滤波器FPGA实现  被引量:2

The Realization of FIR Filter Based on FPGA

在线阅读下载全文

作  者:李春江 吴桂生[1] 

机构地区:[1]海军工程大学

出  处:《电子测量技术》2004年第5期62-63,共2页Electronic Measurement Technology

摘  要:针对高速数字信号处理的要求,给出用现场可编程门阵列(FPGA)实现有限冲击响应(FIR)滤波器的方案。讨论使用FPGA实现固定系数FIR滤波器的三种方法,即查表法、分布式运算法和典型带符号数(CSD码)法,并比较其优缺点,最后使用CSD码方法设计实现一个FIR低通滤波器。In this paper,a solution about FIR filter to fit the high speed DSP is proposed,which is the FIR filter based on FP- GA devices.Three methods are discussed for implement FIR filter with fixing coefficients using FPGA.They are lookup table method,distributing arithmetic method and CSD codes method.We compare the three method and conclude the advantages and dis- advantages of them.Finally,we finish a FIR lowpass filter using CSD codes method.

关 键 词:FIR滤波器 FPGA实现 高速数字信号处理 有限冲击响应 现场可编程门阵列 低通滤波器 分布式运算 算法 使用 符号 

分 类 号:TN713[电子电信—电路与系统] TP301.6[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象