FPGA实现

作品数:3080被引量:7401H指数:23
导出分析报告
相关领域:电子电信更多>>
相关作者:孟宪元李广军郭立王旭东葛建华更多>>
相关机构:西安电子科技大学电子科技大学重庆邮电大学东南大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家科技重大专项中央高校基本科研业务费专项资金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
多调制方式兼容的BCH概率软译码器的FPGA实现
《微电子学与计算机》2025年第3期75-83,共9页庞宇 张洋 李国权 杨家斌 
国家自然科学基金(61671091)。
为实现在复杂环境下多种人体体征参数的高可靠性传输,设计了一种基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的BCH概率软译码器。译码器利用概率计算的方式替换Chase算法中的大量排序运算,并利用8位循环冗余校验(Cyc...
关键词:BCH码 软译码 概率计算 FPGA 
一种基于帧结构的并行FIR数字滤波的FPGA实现
《自动化应用》2025年第6期236-239,共4页胡春江 刘宪军 张丁丁 李炎桦 黎伟 
针对FPGA内直接型FIR滤波架构数据吞吐速率慢、数据带宽受限,传统并行FIR滤波架构实现逻辑复杂、硬件资源消耗大的问题,提出了一种基于帧结构的并行FIR数字滤波架构。通过从流水输入的数据中提取滑动帧进行滑动滤波,并根据帧结构对滑动...
关键词:FIR数字滤波 FPGA 并行架构 
基于元胞自动机的高速保密增强算法FPGA实现
《量子电子学报》2025年第1期111-122,共12页陆叶锴 白恩健 蒋学芹 吴贇 陈根龙 
上海自然科学基金项目(20ZR1400700)。
作为量子通信后处理部分的重要步骤,保密增强过程能够消除量子密钥分发过程中可能出现的信息泄露,以实现量子密钥分发系统的无条件安全性。为降低硬件资源消耗、提高算法的安全成码率,本研究采用现场可编程门阵列(FPGA),实现了一种基于...
关键词:量子光学 保密增强 元胞自动机 现场可编程门阵列 量子密钥分发 
二元扩域下的低延迟SM2加密FPGA实现
《舰船电子工程》2025年第1期127-131,共5页臧帅辰 储成群 甄国涌 
国家自然科学基金项目(编号:62131018);山西省科技重大专项计划“揭榜挂帅”项目(企业重大技术攻关类)“工控系统可信安全环境构建关键技术研究”(编号:202101010101017)资助。
针对现代安全领域对低延迟加密的需求,论文对基于Montgomery椭圆曲线点乘算法的SM2加密的整体计算流程进行了研究。首先将SM2加密算法分解为多个独立步骤并映射到具体的FPGA模块,随后对各模块的计算时序以并行的方式进行编排,得到了一...
关键词:SM2加密 FPGA 椭圆曲线点乘 MONTGOMERY算法 
高速压缩激光条纹图像的FPGA实现
《激光杂志》2025年第1期128-134,共7页何继爱 石麟泰 辛家乐 
国家自然科学基金(No.62361040)。
激光测量技术普遍应用于工业焊接、质量控制等领域中。针对激光条纹图像在存储和传输过程中所面临的存储空间受限和传输速度缓慢等问题,提出了一种基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的图像无损压缩系统。首先,...
关键词:线激光 现场可编程门阵列 图像压缩 JPEG-LS 
基于LC3的长时后置滤波器研究及其FPGA实现
《集成电路与嵌入式系统》2025年第1期74-80,共7页李镔 王法翔 
基于LC3编码协议,详细探讨了长时后置滤波器(LTPF)的硬件设计与实现。研究内容包括LTPF的基本原理、硬件设计架构及其在FPGA上的实现和测试。通过使用Altera(已被英特尔收购)MAX 10开发板进行了验证,结果显示,硬件实现显著提高了处理效...
关键词:音频编解码器 LC3 基音检测 自相关函数 LTPF 基音周期 FPGA 
基于FPGA实现的ADS-B信号解码处理
《数字通信世界》2025年第1期77-79,82,共4页李宝 仲广玺 
本文提出了一种基于现场可编程门阵列(FPGA)技术的自动相关监视广播(ADS-B)信号解码方法。该方法的主要功能包括框架脉冲检测、应答信息解码、将应答信息整合成飞机的同步应答组以形成应答报告,以及剔除虚假应答。
关键词:ADS-B系统 框架脉冲检测 FPGA 
时间敏感网络的时间同步设计与FPGA实现
《信息技术与信息化》2024年第12期92-95,共4页李耀成 常可铮 杨得武 
在现代网络系统中,时间同步是实现高效、精确数据传输和协调操作的关键技术,尤其在时间敏感网络(TSN)中尤为重要。时间敏感网络旨在提供低延迟、高可靠性和确定性的网络服务,这对时间同步提出了严格要求。因此,文章主要探讨了时间敏感...
关键词:时间敏感网络 IEEE802.1AS 时间同步 链路延迟测量 FPGA 
FPGA实现的声音信号增强方法及应用研究
《电子制作》2024年第24期115-117,共3页贾一杰 周一博 
本文提出了一种基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的声音信号增强方法,旨在改善带有噪声的音频信号的质量。首先,设计并实现了一个FPGA硬件平台,然后基于该硬件平台研究了短时傅里叶变换与自适应滤波技术相结...
关键词:现场可编程门阵列 声音增强 硬件设计 算法研究 
有源噪声控制系统的FPGA实现
《仪表技术与传感器》2024年第12期55-58,62,共5页周治同 胡忞 张哲浩 易朋兴 
国家重点研发计划项目(2018YFB2003303)。
针对有源噪声控制(ANC)系统降噪性能和硬件资源的冲突问题,对传统的FxLMS算法进行改进,提出一种基于相邻时刻误差乘积项的变步长因子更新策略,在不增加计算复杂度的同时提高算法的控制性能。提出基于改进算法的现场可编程门阵列(FPGA)...
关键词:有源噪声控制 现场可编程门阵列 最小均方误差算法 硬件实现 
检索报告 对象比较 聚类工具 使用帮助 返回顶部