改进的先行进位单元阵列除法器及其BIST实现  被引量:2

在线阅读下载全文

作  者:王萌[1] 李元[1] 金晶[1] 李晨[1] 

机构地区:[1]南京大学电子科学与工程系,江苏南京210093

出  处:《微型机与应用》2005年第1期24-25,40,共3页Microcomputer & Its Applications

摘  要:在不影响其速度的情况下,对传统的先行进位单元阵列除法器进行了一些改进,以减小其硬件开销。并针对这种除法器结构设计了余数的计算电路;讨论了该除法器VLSI实现时的BIST方案。

关 键 词:进位 BIST 计算电路 阵列 硬件 开销 单元 除法 余数 速度 

分 类 号:TN47[电子电信—微电子学与固体电子学] TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象