通用异步串行通信接口的IP核设计  被引量:4

The Design of the UART IP Core

在线阅读下载全文

作  者:梁婕[1] 高德远[1] 张盛兵[1] 段然[1] 

机构地区:[1]西北工业大学计算机学院

出  处:《微型电脑应用》2005年第4期7-10,共4页Microcomputer Applications

摘  要:面对基于传统IC芯片的微电子应用系统设计技术向基于知识产权核的片上系统SoC技术发展的趋势,以IP构件为基础的设计复用思想已经应运而生。通用异步串行通信接口因其可编程特性和高度兼容性,在各类MCU、MPU以及DSP芯片设计中得到了广泛的应用。本文介绍了一种以状态机为控制核心,内部带有16字节缓冲FIFO的通用异步串行通信接口IP核的设计。本设计采用VHDL语言描述,用FPGA实现并通过了仿真验证。With the microelectronic system design technology based on traditional IC moving to the System-on-a-Chip (SoC) methodology based on IP, the reuse of IP components emerges. For its advantages of programmability and high compatibility, Universal Asynchronous Receiver/Transmitter (UART) is extensively applied to the design of many kinds of chips, such as MCUs, MPUs and DSPs. This paper presents the design of the UART IP core which is based on the Finite State Machine (FSM) with internal 16-byte FIFOs. The design is originally written in VHDL and then implemented in Field Programmable Gate Array (FPGA) with successful simulation results.

关 键 词:异步串行通信接口 IP核设计 通用 系统设计技术 VHDL语言 FPGA实现 SOC技术 知识产权核 片上系统 电子应用 IC芯片 设计复用 编程特性 芯片设计 FIFO 仿真验证 兼容性 MCU DSP MPU 状态机 构件 字节 

分 类 号:TP334.7[自动化与计算机技术—计算机系统结构] TN925.93[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象