检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:刘源[1] 李萌[1] 谢通[1] 董利民[1] 吴武臣[1]
出 处:《电子工程师》2005年第3期66-68,共3页Electronic Engineer
摘 要: 介绍了基于IP模块的异步通信接口UART(通用异步接收发送设备 )设计以及在FP GA(现场可编程门阵列 )上实现的设计流程,包括UART模块的Verilog源代码设计,以及多种EDA(电子设计自动化)软件的使用:利用Debussy对源代码进行了调试,分析了设计的组织结构,利用ModelSimSE5. 8对设计进行了仿真,利用SynplifyPro7. 2进行了综合,利用ProjectNavigator对设计进行了布局布线,并完成了时序仿真,最后在Xilinx的SPARTANⅡE芯片上下载实现,经验证符合设计要求。This paper introduces the design of an UART controller based on IP and its implementation in FPGA . In addition to design itself , it also describes how to use a series of EDA tools to implement the design by means of debugging, simulation, synthesis, placement & routing and implementation. The EDA tools used in the design are Debussy, ModelSim SE 5.8, Synplify Pro 7.2, ISE Project Navigator and so on.At last the design is implemented in FPGA SPARTAN I] E. The result conforms to all the requirements.
关 键 词:UART FPGA VERILOG HDL 仿真 布局布线
分 类 号:TP334.7[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117