VERILOG

作品数:1276被引量:2862H指数:17
导出分析报告
相关领域:电子电信更多>>
相关作者:夏宇闻乔世杰王颖于宗光王泽勇更多>>
相关机构:电子科技大学西安电子科技大学北京航空航天大学东南大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划中央高校基本科研业务费专项资金国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于国产FPGA的曼彻斯特编码光纤通信研究
《船电技术》2025年第4期13-16,共4页张伟 尹胜 邹应勤 
本文提供了一种基于国产FPGA的曼彻斯特编码光纤通信解决方案。该方案中充分利用FPGA灵活性,利用Verilog硬件语言实现了数据的曼彻斯特编解码,并可根据需要配置数据通讯的字节长度和通讯速度。本文首先介绍了曼彻斯特编码的工作原理和...
关键词:FPGA 曼彻斯特编码 光纤 VERILOG 
基于三维混沌系统的图像加密及FPGA实现
《计算机工程与科学》2025年第4期686-694,共9页闫少辉 姜嘉伟 崔宇 
提出一种基于FPGA的混沌系统实现方法,并成功将其应用在图像加密任务。基于改进的Bao混沌系统,利用改进的欧拉算法对混沌系统进行离散化,使用Verilog语言进行硬件设计;通过寄存器传输级RTL电路及ModelSim时序仿真验证混沌系统在软件设...
关键词:混沌系统 FPGA实现 Verilog设计 图像加密 
CORDIC算法求解Arctangent的Verilog实现
《微处理机》2025年第1期28-32,共5页闫金 
本研究针对图像处理、电子罗盘及导航控制系统中频繁使用反正切函数(Arctangent)计算时,传统查找表方法占用大量存储资源的问题,提出一种基于CORDIC算法的改进方案。该方案通过提高迭代时钟频率,并在时钟的上升沿和下降沿各进行一次迭代...
关键词:快速迭代 q1.15数据格式求解 q1.31数据格式求解 
基于Verilog的FIR滤波器的设计与实现
《信息与电脑》2025年第4期80-83,共4页苏靖轩 
文章介绍了利用Quartus和ModelSim联合实现并仿真一个32阶线性相位有限冲激响应(Finite Impulse Response,FIR)低通滤波器的过程,采样率为30 MHz,截止频率为2 MHz。输入信号为1 MHz、4 MHz、7 MHz的正弦波叠加。滤波器系数由MATLAB设计...
关键词:FIR滤波器 线性相位 Quartus MODELSIM VERILOG 
基于波形比对TestBench的Verilog在线自动测试系统设计
《实验室研究与探索》2025年第2期91-94,109,共5页黄继业 金清嵩 李平 刘鑫 
浙江省“十四五”研究生教学改革项目(浙学位办[2023]1号)。
为解决Verilog编程练习需求大和现有在线测评系统无法较好地支持Verilog在线评测的问题,设计了基于波形比对TestBench的Verilog在线自动测试系统。系统将标准答案源码和学生提交代码分别仿真,得到两种输出波形并转换为txt文本加以比对,...
关键词:Verilog在线自动测试 OJ系统 测试基准 波形比对 
大规模Flash型FPGA整体功能仿真验证方法研究
《电子与封装》2025年第1期71-76,共6页蔺旭辉 马金龙 曹杨 熊永生 曹靓 赵桂林 
提出了一种大规模Flash型FPGA整体电路编程后功能仿真验证的方法。通过对核心Flash单元建立数字Verilog等效模型,采用整体数字仿真验证和模拟仿真验证的方法,结合编程功能案例,对器件内部所有的资源模块进行功能仿真验证,并且提出了加...
关键词:FLASH FPGA VERILOG 验证 
基于国产SOPC的多通道控制模块设计
《火炮发射与控制学报》2024年第5期72-77,90,共7页杨龙龙 蔡宁 荀盼盼 苏世彬 刘任豪 
针对某火炮对击发控制的高可靠性和准确性需求,设计了一种基于国产SOPC的多路信号采集和控制模块,应用于其击发控制。设计了以SOPC为核心控制器的信号采集和控制电路,其中SOPC微内核与内部FPGA之间为双向实时通信机制,硬件采用Verilog ...
关键词:击发控制 SOPC 多信号检测控制 并行总线通信 Verilog程序设计 
An effective fault localization approach for Verilog based on enhanced contexts
《Frontiers of Computer Science》2024年第5期223-225,共3页Zhuo ZHANG Ya LI Lei XIA Jianxin XUE Jiang WU Xiaoguang MAO 
This work was partially supported by the Guangdong Province Ordinary University Characteristic Innovation Project(2023KTSCX193).
New computer architecture innovationswith diverse functionalities and comprehensive features continue to emerge incessantly,resulting in a rising trend of incorporating a larger number of circuit devices into these pr...
关键词:VERILOG COMPUTER circuit. 
基于FPGA的电子密码锁系统设计
《电子制作》2024年第20期102-104,共3页杨浩然 李晓博 金星宇 宦云川 王颖 
密码锁已经是现代生活中经常用到的工具之一,日常用于各类保险柜、房门、防盗门等等。本设计是基于现场可编程门阵列FPGA的电子密码锁设计。在硬件方面解决了FPGA可编程器件与其外围电路的接口设计的问题;软件方面利用Verilog HDL语言...
关键词:电子密码锁 现场可编程门阵列 VERILOG FPGA 
基于IR-UWB的高吞吐量、低延时MAC协议硬件设计
《电子技术应用》2024年第10期44-50,共7页刘灏 林敏 郑立寅 于泽 
针对IEEE 802.15.4高速数据传输的应用场景,提出一种具有高吞吐量和低延时特性的定制化MAC协议。基于HRP UWB PHY对数据传输模型和吞吐量深入分析,并结合MAC协议的冲突避免载波侦听多路访问(Carrier Sense Multiple Access with Collisi...
关键词:IEEE 802.15.4 高速数据传输 高吞吐量 低延时 MAC协议 UWB VERILOG 
检索报告 对象比较 聚类工具 使用帮助 返回顶部