检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西北工业大学计算机学院,陕西西安710072
出 处:《微电子学与计算机》2005年第12期92-95,共4页Microelectronics & Computer
基 金:国防"十五"预研课题(41308010108);西北工业大学研究生创业种子基金(Z20040050)
摘 要:随着微处理器运算速度的大幅度提高,对快速加法器的需求也越来越高。当VLSI工艺进入深亚微米阶段的时候,很多情况下,无论是在面积还是在时序上连线都起着决定性的作用。文章基于不同的CMOS工艺,针对三种不同结构的并行前缀加法器,在不同数据宽度的情况下进行性能比较,根据深亚微米下金属互连线对加法器性能的影响,挑选出适合深亚微米工艺的加法器结构。With the great increase of the speed of modern microprocessors, the need of fast adders becomes more exigent. When the technology has got the stage of deep submicron, the connective wire will play an important role either in the area or in the timing. Based on various CMOS technologies: 0.18μm, 0.15μm, 0.13μm and 90nm, this thesis makes a performance comparison with different bit widths, and then selects the adder architecture fit for deep submicron technology according to the impact of connective wires on adder performance in deep submicron technology.
分 类 号:TP39[自动化与计算机技术—计算机应用技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.112