并行前缀加法器的研究与实现  被引量:6

Research and Implementation of Parallel Prefix Adder

在线阅读下载全文

作  者:靳战鹏[1] 沈绪榜[1] 罗旻[1] 

机构地区:[1]西北工业大学计算机学院,陕西西安710072

出  处:《微电子学与计算机》2005年第12期92-95,共4页Microelectronics & Computer

基  金:国防"十五"预研课题(41308010108);西北工业大学研究生创业种子基金(Z20040050)

摘  要:随着微处理器运算速度的大幅度提高,对快速加法器的需求也越来越高。当VLSI工艺进入深亚微米阶段的时候,很多情况下,无论是在面积还是在时序上连线都起着决定性的作用。文章基于不同的CMOS工艺,针对三种不同结构的并行前缀加法器,在不同数据宽度的情况下进行性能比较,根据深亚微米下金属互连线对加法器性能的影响,挑选出适合深亚微米工艺的加法器结构。With the great increase of the speed of modern microprocessors, the need of fast adders becomes more exigent. When the technology has got the stage of deep submicron, the connective wire will play an important role either in the area or in the timing. Based on various CMOS technologies: 0.18μm, 0.15μm, 0.13μm and 90nm, this thesis makes a performance comparison with different bit widths, and then selects the adder architecture fit for deep submicron technology according to the impact of connective wires on adder performance in deep submicron technology.

关 键 词:并行前缀加法器 KS结构 LF结构 BK结构 

分 类 号:TP39[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象