检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《微电子学》2005年第6期572-576,共5页Microelectronics
基 金:国家高技术研究发展计划资助项目(2002AA1Z1290)
摘 要:提出了一种数字锁相环(DPLL).该电路采用自校准技术,具有快速锁定、低抖动、锁定频率范围宽等优点.设计的锁相环在1.8 V外加电源电压时,工作在60~600 MHz宽的频率范围内.电路采用5层金属布线的0.18 μm CMOS工艺制作.测试结果显示,电路的峰-峰抖动小于输出信号周期(Tout)的0.5%,锁相环锁定时间小于参考时钟预分频后信号周期(Tpre)的150倍.A digital phase-locked loop (DPLL) based on a new digital phase-frequency detector is presented. The self-calibration technique is employed to acquire fast locking, low jitter, and a wide locking range. The DPLL operates from 60 MHz to 600 MHz at a supply voltage of 1.8 V, and it has been implemented in a 0.18μm quintuplemetal CMOS process. The peak-to-peak jitter of the circuit is less than 0.5% of the output period, Tout, and the locking time is less than 150 times of the reference clock period after prescaler, Tpre.
关 键 词:CMOS 数字锁相环 自校准 相频检测 压控振荡器
分 类 号:TN431.1[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.3