数字锁相环

作品数:741被引量:1665H指数:16
导出分析报告
相关领域:电子电信更多>>
相关作者:单长虹陈忠泽王丽君赵宇红康勇更多>>
相关机构:东南大学电子科技大学西安电子科技大学清华大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划中央高校基本科研业务费专项资金国家科技重大专项更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
面向调制连续波系统的数字锁相环技术发展综述
《集成电路与嵌入式系统》2025年第5期35-44,共10页陈永利 冀子川 肖衍 宗佳铭 
首先介绍了调制连续波(FMCW)雷达系统对锁相环的3个主要要求:调频带宽、调频斜率和线性度。而后从近10年来高引用量、高影响力文章出发,分析了数字锁相环(DPLL)在频率FMCW系统中的优势及应用难点,并简述了现有的克服应用难点的方法。总...
关键词:数字锁相环 DPLL FMCW 数字预失真 
基于FPGA的全数字锁相环分析与设计
《黑龙江科学》2025年第8期162-164,共3页马莽原 杨雨佳 邹胜福 石利颖 封俊宝 
2024-2025年南阳市科技攻关计划项目“直线电机成型线圈的对地绝缘包扎关键技术”(2024KJGG0301)。
感应加热电源采用的模拟锁相环与数模混合锁相环在超高频阶段易受干扰,影响电源工作的稳定性。针对这一问题,设计一种基于FPGA的全数字锁相环,采用离散系统Z域法分析其工作原理,通过Xilinx ISim进行仿真验证,结果表明锁相环设计正确,具...
关键词:感应加热电源 全数字锁相环 FPGA Z域分析 
基于全数字锁相环的光纤陀螺本征频率跟踪技术
《传感器与微系统》2025年第3期29-32,36,共5页杨辉 马家君 高辉 吕明森 孙佑焮 敖晓纯 
国家自然科学基金资助项目(62163006)。
针对光纤陀螺(FOG)本征频率检测过程复杂和测量精度低的问题,提出了一种基于全数字锁相环(ADPLL)的高精度本征频率跟踪技术。理论研究了调制频率、本征频率与干涉光强之间的关系,在占空比为25%的方波调制下,可以将光纤环形干涉仪作为鉴...
关键词:光纤陀螺 本征频率 全数字锁相环 跟踪测量 
基于FPGA的全数字正弦波锁相环设计
《船电技术》2025年第3期47-49,52,共4页徐晓康 林德荣 邱长青 
文章阐述了一种基于FPGA的全数字正弦波锁相环设计。该设计包含乘法器、FIR滤波器、数字PI控制器、数控振荡器等组件。文中详细推导了锁相环各组件的数学模型,用于指导Verilog模块实现与控制参数选取,最后在Vivado 2023.2中仿真验证了...
关键词:全数字锁相环 FPGA FIR 数字PI控制器 数控振荡器 
基于电力线载波通信的智慧园区电力物联网精准时间同步方法
《中国电机工程学报》2025年第2期527-536,I0011,共11页廖斌 王雨桐 王睿秋雨 刘朋矩 周振宇 
国家电网有限公司科技项目(5400-202199541A-0-5-ZN)。
智慧园区各类新兴业务在电力物联网(power internet of things,PIo T)设备提供的数据支持下开展。这些业务具有严格的时间同步要求。如何在现有电力线载波通信(power line carrier,PLC)的基础上实现高精度、高可靠时间同步成为关键问题...
关键词:智慧园区 电力物联网 时间同步 经验升价匹配 数字锁相环 
带残余频偏的软扩频信号伪码序列盲估计
《系统工程与电子技术》2024年第10期3586-3593,共8页张天骐 张慧芝 罗庆予 方蓉 
国家自然科学基金(61671095,61702065,61701067,61771085);信号与信号处理重庆市市级重点实验室建设项目(CSTC2009CA2003);重庆市自然科学基金(cstc2021jcyj-msxmX0836);重庆市教育委员会科研项目(KJ1600427,KJ1600429)资助课题。
针对带残余频偏的软扩频信号伪码序列盲估计难的问题,提出一种奇异值分解(singular value decomposition,SVD)结合全数字锁相环(digital phase locked loop,DPLL)的方法。所提方法首先对待处理信号通过不重叠分段生成数据矩阵,每段信号...
关键词:软扩频信号 盲估计 残余频偏 奇异值分解 全数字锁相环 
一种采用比例积分和自适应复合控制的全数字锁相环
《自动化技术与应用》2024年第9期97-100,共4页蒋小军 粟慧龙 刘丽丽 蒋小伟 刘运松 
湖南省教育厅科学研究项目(21C1299)。
针对传统全数字锁相环存在着锁定速度慢、锁相精度不高和锁频范围较窄等问题,提出一种采用比例积分与自适应复合控制方式的全数字锁相环,通过“粗调”和“精调”来提高锁定速度以及锁相精度。在QuartusII软件环境下,使用VHDL语言编程,...
关键词:比例积分控制 自适应控制 全数字锁相环 VHDL FPGA 
一种面向SDH应用的低抖动全数字锁相环
《微电子学》2024年第4期570-576,共7页赵雅欣 秦浩翔 刘川萍 何进 
为使同步数字体系(Synchronous Digital Hierarchy,SDH)设备获得高质量的时钟信号源,提出了一种使用8 kHz输入时钟信号综合出低抖动9.72 MHz输出时钟信号的全数字锁相环(All-Digital Phase-Locked Loop,ADPLL)。该ADPLL使用了一种新型...
关键词:全数字锁相环(ADPLL) 滤波式鉴相器 低抖动 FPGA SDH设备时钟 
包含过渡区的可自动变模数字锁相环
《微电子学》2024年第3期375-381,共7页沈祯 刘成 
国家重点研发计划项目(2021YFB3200600、2021YFB3200602)。
针对传统的数字锁相环频带窄,速度慢,只能锁定中心频率附近频率的缺点,提出了一种具有快捕区、中捕区、过渡区和慢捕区的可变模可监测频率改变的全数字锁相环。该数字锁相环具有自动变模功能,可在锁定过程中自动改变数字滤波器模的值。...
关键词:全数字锁相环 VERILOG 自动变模 过渡区 
基于伪码调相体制的谐波雷达测距方案
《微波学报》2024年第S1期216-219,共4页柯志君 张昊轩 卫永平 吴沅昆 胡泰洋 
非线性目标受电磁波照射时会向外散射谐波信号,而自然界中的大部分目标只散射基频信号,因此谐波探测在抗环境干扰方面有明显优势。本文以PN结为探测目标,描述了一种基于伪码调相体制的谐波雷达测距方案,并设计了数字锁相环路对回波信号...
关键词:伪码调相 谐波雷达 数字锁相环 相关检测 
检索报告 对象比较 聚类工具 使用帮助 返回顶部