VHDL

作品数:2745被引量:5207H指数:18
导出分析报告
相关领域:电子电信更多>>
相关作者:刘明业白瑞林边计年高献伟赵不贿更多>>
相关机构:北京理工大学西北工业大学电子科技大学中国科学院更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划湖南省教育厅科研基金国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种采用比例积分和自适应复合控制的全数字锁相环
《自动化技术与应用》2024年第9期97-100,共4页蒋小军 粟慧龙 刘丽丽 蒋小伟 刘运松 
湖南省教育厅科学研究项目(21C1299)。
针对传统全数字锁相环存在着锁定速度慢、锁相精度不高和锁频范围较窄等问题,提出一种采用比例积分与自适应复合控制方式的全数字锁相环,通过“粗调”和“精调”来提高锁定速度以及锁相精度。在QuartusII软件环境下,使用VHDL语言编程,...
关键词:比例积分控制 自适应控制 全数字锁相环 VHDL FPGA 
EDA技术与VHDL设计课程的教学实践
《电子技术(上海)》2024年第7期22-23,共2页于红利 曹洪奎 
2022年度辽宁省教育厅教学改革研究课题(2022404);2022年度辽宁工业大学课程思政示范课程项目(2022516)。
阐述结合EDA技术与VHDL设计课程特点和工程实践需要,从设计课程教学目标、优化教学内容、改革教学方法、完善考核评价机制方面,探讨课程教学改革实践,提升学生的实践和创新能力。
关键词:工程教育认证 EDA技术 教学设计 工程实践 
基于硬件逻辑语言的时钟模块设计研究
《流体测量与控制》2024年第3期40-43,共4页黄思凝 唐端端 王颖 
辽宁省大学生创新创业训练计划项目“基于物联网云的智能化老年公寓健康监测系统”(S202213198002)。
随着信息化与数字化的不断推进,嵌入式系统已经广泛应用于生活的各个方面。硬件描述语言被称为快速集成电路程序硬件描述语言,是一种专门用于描述和模拟数字电路系统性能的硬件描述语言。在20世纪90年代,VHDL设计技术的出现彻底改变了...
关键词:硬件描述语言 VHDL QuartusⅡ 
基于奈奎斯特采样的FPGA异步串行通信接口设计被引量:1
《现代信息科技》2024年第9期24-28,33,共6页陈伟 蒲红平 杨仕勇 张淑慧 
人工智能四川省重点实验室(2020RZY01,2021RYY05);厅市共建智能终端四川省重点实验室(SCITLAB-20011)。
在异步串行通信中,由于串行接口硬件设备的工作频率限制,以及信号跳变引起的抖动、环境干扰等影响,采用传统方法实现异步串行通信的通信接口无法可靠地完成高速率通信。文章采用VHDL语言,设计一种基于奈奎斯特的异步串行通信接口,包括...
关键词:奈奎斯特采样 FPGA VHDL 异步串行通信 
基于比例积分和二分法控制的全数字锁相环研究
《无线互联科技》2023年第20期141-144,共4页蒋小军 蒋小伟 
湖南省教育厅科学研究项目,项目编号:21C1299;湖南铁道职业技术学院校级课题,项目编号:KJ202102。
针对传统锁相环的锁定时间与输出频率范围、滤波器带宽、目标频率和频率分辨率之间的问题,文章提出了一种基于比例积分和二分法控制的快速锁定全数字锁相环。该锁相环根据输入信号和输出信号之间的相位和频率误差信号,通过比例积分和二...
关键词:比例积分 二分法 全数字锁相环 数控振荡器 VHDL 
伺服系统多通道角位置测量电路设计与实现
《机电工程技术》2023年第9期246-251,共6页杨睿 夏涛 黄瑛 
江苏省自然科学基金青年基金项目(BK20201034)。
针对角位置测量电路存在的计数脉冲信号处理频率较低和抗干扰性差的缺点,设计了一种以C8051F020单片机、MAX7000AE系列现场可编程门阵列(Field-Programmable Gate Array,CPLD)和MC3486差分脉冲信号处理芯片为核心元件的多通道光电编码...
关键词:角位置测量 光电编码器 CPLD VHDL 
基于锁相环中数字鉴相器的RFID读写器研究
《机电信息》2023年第15期38-41,共4页蒋小军 蒋小伟 刘运松 肖兵球 
湖南省教育厅科学研究项目(21C1299);湖南铁道职业技术学院校级课题(KJ202102)。
介绍了一种用于射频识别(Radio Frequency Identification,RFID)系统读写器的数字鉴相器(DPFD)工作原理及其应用,并结合二分频率搜索方案,实现对数控振荡器频率预设字的控制和调整。采用EDA软件中的VHDL编程完成该系统的设计与仿真,仿...
关键词:RFID 全数字锁相环 DPFD VHDL 
一种带动态环路增益控制器的全数字锁相环
《无线互联科技》2023年第16期4-7,17,共5页蒋小军 刘小勇 龚江涛 刘运松 
湖南省教育厅科学研究项目;项目编号:21C1299;湖南铁道职业技术学院校级课题;项目编号:KJ202102。
为了提高锁相环的锁定速度,文章提出了一种基于比例积分(PI)控制器和动态环路增益控制器(DLGC)的全数字锁相环。该锁相环中的动态环路增益控制器可以动态校准数字环路滤波器的增益,实现快速锁定。整个系统采用EDA软件中VHDL语言编程实现...
关键词:全数字锁相环 比例积分控制 动态环路增益控制器 VHDL 
基于VHDL 的4ASK 调制
《中国科技信息》2023年第9期40-41,共2页董善择 
随着现代通信技术的发展,模拟通信的抗干扰能力已经不能满足人们的需求,由于数字信号只有“0”和“1”两个状态易于验错,所以现代通信一般使用数字信号进行传输。为了加强数字信号的可靠性就会使用调制技术,通过高频率和高能量的载波信...
关键词:现代通信技术 数字信号 调制技术 信号传输 模拟通信 计算机仿真 载波信号 系统分析 
智能拨号报警器的设计被引量:1
《信息记录材料》2023年第4期186-188,共3页陶凯 
随着时代的发展,人们生活水平的提高,报警器已经成为生活中不可或缺的部分。在电子技术日益发达的时代,智能拨号报警器以它高效的机动性和准确性被人们所青睐。本文是基于VHDL、以EDA技术作为研究手段、采用现场可编程门阵列FPGA作为核...
关键词:VHDL EDA技术 QuartusⅡ软件 
检索报告 对象比较 聚类工具 使用帮助 返回顶部