大规模SoC设计中的高效FPGA验证技术的研究与实现  被引量:13

在线阅读下载全文

作  者:丰玉田[1] 付宇卓[1] 赵峰[1] 

机构地区:[1]上海交通大学微电子学院,上海200030

出  处:《电子技术应用》2006年第2期110-114,共5页Application of Electronic Technique

基  金:863项目(2003AA1Z1350)

摘  要:一种针对大规模SoC设计的高效FPGA验证流程,分析了该流程所涉及的关键技术:通用硬件平台设计、FPGA软件环境设计和软硬件协同验证等。采用这些技术,FPGA平台可以快速且真实地模拟芯片应用平台,从而实现软硬件并行设计和协同验证。该验证流程已灵活应用于大规模SoC项目设计中,大大提高了SoC产品的研发效率。

关 键 词:SOC FPGA验证 软硬件协同验证 

分 类 号:TN914.3[电子电信—通信与信息系统] TP311[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象