检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李永军[1] 胡昌林[1] 胡文华[1] 赵广宁[2]
机构地区:[1]石家庄军械工程学院 [2]71834部队
出 处:《微计算机信息》2006年第03Z期177-178,共2页Control & Automation
基 金:总装备部基金项目。
摘 要:介绍了基于CPLD和EDA技术的BIT(机内测试)系统的实现。本系统以CPLD为控制核心,在MAX+PLUSII环境下采用VHDL语言实现了系统接口及测频电路。该系统具有集成度高、灵活性强、易于开发、维护、扩展等特点。The development of a BIT system based on CPLD and EDA technology is introduced. The CPLD is the control core in this system. With the VHDL language under MAX+PLUSII environment, the system interface and frequency measurement are realized. As a result, it is easy to update, to maintain and to expand.
分 类 号:TP332[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.112