深亚微米超大规模集成电路的静态时序分析  被引量:6

Static Timing Analysis of Deep Submicron VLSI

在线阅读下载全文

作  者:夏宏美[1] 李成诗[1] 韩芳[1] 赖宗声[1] 

机构地区:[1]上海华东师范大学微电子电路与系统研究所

出  处:《微计算机信息》2006年第03Z期215-218,261,共5页Control & Automation

基  金:上海市科委PDC项目(合同号:027062012)

摘  要:介绍针对深亚微米集成电路的最佳时序分析方法——静态时序分析方法的原理及其优点,以最常用的EDA工具PrimeTime为例,详细说明了静态时序分析的原理,并应用于具体的芯片设计中。In this paper, an optimized timing analysis method on deep submicron IC: static timing analysis (STA) is introduced. This contribution describes the principle and the strongpoint of STA in detail. And PrimeTime, one of the most commonly used EDA STA tools, is used to explain how to apply the STA theory in practical ASIC design.

关 键 词:静态时序分析 PrimeTime 时序路径 时序约束 

分 类 号:TP303[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象