一种2.4G的低功耗BiCMOS预置数分频器  被引量:3

A Design of a 2.4G Low-Power BiCMOS Prescaler

在线阅读下载全文

作  者:汪猛[1] 丁瑞雪[1] 杨银堂[1] 

机构地区:[1]西安电子科技大学微电子学院,陕西西安710071

出  处:《微电子学与计算机》2006年第3期169-171,共3页Microelectronics & Computer

摘  要:文章主要介绍了一个利用TSMC0.25μmRFBiCMOS工艺实现的预置数分频器(Prescaler)。其中,采用了特殊的D触发器和组合逻辑门结构,改进了预置数分频器结构,能够使分频器工作在低功耗、高速度之间有比较好的折衷。This paper describes a Prescaler developed in TSMC 0.25μm RF BiCMOS technology. The special Flip-Flop, combination logic gate and improved topology of Prescaler, enable the Prescaler to intensify the low power-high speed tradeoff.

关 键 词:预置数分频器(Prescaler) CML电路 RF BICMOS工艺 

分 类 号:TN4[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象