一种基于新型寄存器结构的逐次逼近A/D转换器  被引量:3

A Successive Approximation Analog-to-Digital Converter Based on a New Register Architecture

在线阅读下载全文

作  者:张红[1] 高炜祺[2] 张正璠[2] 张官兴[3] 

机构地区:[1]重庆邮电大学,重庆400065 [2]中国电子科技集团公司第二十四研究所,重庆400060 [3]西安电子科技大学,陕西西安710071

出  处:《微电子学》2006年第3期337-339,343,共4页Microelectronics

摘  要:介绍了一种10位CMOS逐次逼近型A/D转换器。在25kSPS采样频率以下,根据模拟输入端输入的0~10V模拟信号,通过逐次逼近逻辑,将其转化为10位无极性数字码。转换器的SAR寄存器结构采用了一种新的结构来实现D触发器。该转换器采用3μmCMOS工艺制作,信噪比为49dB,积分非线性为±0.5LSB。A 10-bit CMOS successive approximation A/D converter is presented. With successive approximation logic, this A/D converter can convert 0 -10 V analog signals into 10-bit nonpolarity digital code at 25 kSPS sampling rate. And a novel structure is adopted for D-type flip-flop in successive approximation register (SAR). Fabricated in 3 μm CMOS process, the A/D converter has a signal-to-noise ratio (SNR) of 49 dB, and an integral nonlinearity of ± 0.5 LSB.

关 键 词:A/D转换器 逐次逼近 寄存器 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象