SoC硬件综合设计中基于Verilog语言的接口程序设计  

Interface Design Based on Verilog Language in SoC Hardware Interface Synthesis

在线阅读下载全文

作  者:张辉[1] 於跃成[2] 

机构地区:[1]武汉船舶职业技术学院,湖北武汉430050 [2]江苏科技大学电子信息学院,江苏镇江212003

出  处:《江苏科技大学学报(自然科学版)》2006年第3期73-76,共4页Journal of Jiangsu University of Science and Technology:Natural Science Edition

基  金:国家自然科学基金(60373076)

摘  要:针对系统芯片SoC(System-on-Ch ip)设计中IP复用问题,提出了一种基于状态机FSM(F in iteState M ach ine)自动生成的SoC硬件接口综合设计方法,给出了基于Verilog语言的接口程序设计,通过实例仿真验证了该方法的可行性。该方法可以自动化生成接口程序,对于缩短SoC芯片设计时间,提高IP复用程度等方面提供了一种新的方法。Aiming at the problem of IP duplicate usage in the design of SoC ( System-on-a-Chip), a hardware interface synthesis method is presented based on the automatic generating by the finite state machine. The interface program based on the hardware description language Verilog is given. The way to formulate the interface program is given. The method is verified through the practical example. The interface program can be generated automatically by using the method. The new method may shorten the design time of SoC and solve the duplicate usage of IP.

关 键 词:系统芯片 IP 状态机 接口综合 VERILOG 

分 类 号:TP303[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象