PCI总线目标接口状态机的Verilog HDL实现  被引量:3

Implementation of PCI bus object interface status machine using Verilog HDL

在线阅读下载全文

作  者:齐淋淋[1] 向健勇[1] 

机构地区:[1]西安电子科技大学技术物理学院,陕西西安710071

出  处:《计算机工程与设计》2006年第12期2268-2269,2272,共3页Computer Engineering and Design

摘  要:随着计算机技术的发展,PCI总线以其高性能、突发传输和即插即用的优点获得广泛应用,成为事实上的计算机标准总线。介绍了采用独热(one-hot)编码方式、用VerilogHDL语言实现了PCI目标接口的核心控制部分——目标接口状态机,给出了详细的状态转移图和仿真结果图,并进行了分析。同时结合其它支持模块,灵活地配置到CPLD中实现了PCI目标接口,较好地完成了PCI目标接口的数据传输控制功能。With the development of computer technology, PCI bus is widely used because of its strongpoints, such as high-powered, burst transaction, plug and play etc. Using one-hot coding mode and the core controlling part of PCI object state machine using VHDL are introduced. Then the detailed state transferring map and the simulation results figure are given. Combining with other modules, this method can collocate with CPLD to implement PCI object interface, and achieve the data transmission and controlling function of PCI object interface perfectly.

关 键 词:PCI总线 独热编码方式 VERILOG HDL 状态机 CPLD 

分 类 号:TP273.5[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象