组相联Cache中漏流功耗优化技术研究  被引量:3

Leakage Power Optimization in Set-associative Caches

在线阅读下载全文

作  者:张承义[1] 张民选[1] 邢座程[1] 

机构地区:[1]国防科技大学计算机学院610室,湖南长沙410073

出  处:《小型微型计算机系统》2007年第2期372-375,共4页Journal of Chinese Computer Systems

基  金:国家自然科学基金项目(60376018;60273069;90207011)资助.

摘  要:随着集成电路制造工艺进入超深亚微米阶段,漏电流功耗在微处理器总功耗中所占的比例越来越大,在开发新的低漏流工艺和电路技术之外,如何在体系结构级控制和优化漏流功耗成为业界研究的热点.Cache在微处理器中面积最大,是进行漏流控制和优化的首要部件.本文提出了一种LRU-assist算法,利用既有的LRU信息,在保证处理器性能不受影响的前提下,cache的平均关闭率可达53%,大大降低了漏电流功耗.The leakage power issue is challenging high-performance microprocessor design, especially as feature size shrinks. Caches represent a sizable fraction of the total power consumption. Chipmakers have proposed many low leak design techniques, in which gated-vdd and cache decay are the most efficient circuit and architectural methods. Cache decay are based on counter overflow, and lose many low leak opportunities. In this paper, we use existing LRU information to aggressively clamp cache blocks, complementing the counter-based mechanism (we call it LRU-assist algorithm). Simulation results show that, with little hardware cost and negligible performance loss (〈0. 1 % ), LRU-assist decay can shut off 53% cache lines on average and greatly decrease the leakage power dissipation.

关 键 词:微处理器 组相联cache 漏电流功耗 LRu—assist 

分 类 号:TP302.7[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象