2-GHz CMOS锁相环时钟发生器研究与设计  被引量:1

A 2-GHz CMOS phase-locked loop clock generator research and design

在线阅读下载全文

作  者:孙曼[1] 叶国敬[1] 郭淦[1] 洪志良[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203

出  处:《电路与系统学报》2007年第1期15-19,共5页Journal of Circuits and Systems

基  金:Intel资助项目(2004-2005)

摘  要:采用包含预充电通路,自适应偏置的压控振荡器,设计了一种2-GHz锁相环时钟发生器,并用0.18μm混合信号CMOS工艺实现。分析了环路参数对锁相环输出噪声影响,并对环路参数进行优化。1.8V电源电压下2GHz时钟的rms抖动,peak-peak抖动的测试结果分别为7.27ps,37.5ps,功耗为42mW。A high speed CMOS PLL clock generator is introduced. A self- biased VCO composed of dual-delay path ring oscillator is designed for low supply voltage, high speed and low jitter. By analysis of relationship between jitter and PLL loop parameters, optimized loop parameters are derived to achieve low output jitter. This design is implemented in 0.18um mixed signal CMOS process, Rms jitter and pk-pk jitter are 7.27ps and 37.5ps @2GHz respectively.

关 键 词:锁相环 高速 环形振荡器 相位噪声 抖动 

分 类 号:TN431[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象