低功耗的可重构数据Cache设计  被引量:5

Low power reconfigurable data cache design

在线阅读下载全文

作  者:肖斌[1] 方亮[1] 柴亦飞 陈章龙[1] 涂时亮[1] 

机构地区:[1]复旦大学计算机科学与工程系,上海200433

出  处:《计算机工程与设计》2007年第7期1508-1510,1707,共4页Computer Engineering and Design

摘  要:在嵌入式处理器中,Cache功耗所占的比重越来越大。提出了一种可重构的低功耗数据Cache,能够利用程序运行过程中的空间和时间局部性以及高频数据值局部性来节省功耗。Mibench和Mediabench的仿真结果表明,对于多媒体应用为主的测试程序,采用基于高频值的可重构低功耗数据Cache与普通Cache相比,平均能量消耗降低34.45%,平均能量延迟乘积降低27.50%。Caches compose larger and larger proportion in the power consumption ofembedded processors. Alow-powerreconfigurable data design based on locality and frequent value locality is investigated. Mibeneh and Mediabeneh simulation results indicate that, compared with the frequent-value reeonfigurable data cache and the normal data cache, the average energy consumption decreases 34.45 %, while the average energy delay production improves 27.50 %.

关 键 词:可重构 高速缓存 高频数据值 低功耗设计 嵌入式系统 

分 类 号:TP333[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象