肖斌

作品数:6被引量:23H指数:3
导出分析报告
供职机构:复旦大学更多>>
发文主题:低功耗可重构CACHE设计高速缓存嵌入式系统更多>>
发文领域:电子电信自动化与计算机技术医药卫生轻工技术与工程更多>>
发文期刊:《半导体技术》《计算机应用与软件》《计算机工程与设计》《微电子学》更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-5
视图:
排序:
一种低功耗的动态可重构Cache设计被引量:3
《计算机应用与软件》2009年第8期247-250,共4页何勇 肖斌 陈章龙 涂时亮 
在嵌入式微处理器设计中,cache提高了性能的同时也成了主要的功耗来源。提出一种非统一的动态可重构的低功耗cache结构,和一种动态重构算法DAS(Dynamic Associativity Selection),通过动态重构cache来降低功耗。基于MiBench的仿真结果表...
关键词:高速缓存 低功耗 可重构 嵌入式微处理器 
低功耗的可重构数据Cache设计被引量:5
《计算机工程与设计》2007年第7期1508-1510,1707,共4页肖斌 方亮 柴亦飞 陈章龙 涂时亮 
在嵌入式处理器中,Cache功耗所占的比重越来越大。提出了一种可重构的低功耗数据Cache,能够利用程序运行过程中的空间和时间局部性以及高频数据值局部性来节省功耗。Mibench和Mediabench的仿真结果表明,对于多媒体应用为主的测试程序,...
关键词:可重构 高速缓存 高频数据值 低功耗设计 嵌入式系统 
Viterbi译码器的优化设计被引量:3
《微电子学》2000年第3期168-171,共4页秦东 肖斌 李志勇 周汀 
华为研究基金资助项目
Viterbi译码器中的大容量、宽带宽存储器限制了译码器的速度和系统的功耗 ,合理地组织这个存储器是提高译码器速度 ,降低系统功耗的关键。从电路系统角度分析了 Viterbi译码器的结构 ,提出了一种优化设计方案。
关键词:专用集成电路 VITERBI译码器 存储器 优化设计 
适合低功耗工作的MOS电荷泵被引量:5
《微电子学》2000年第2期136-140,共5页徐志伟 肖斌 闵昊 郑增钰 
提出了两种适合在低功耗条件下工作的电荷泵电路 ,预充电电荷泵采用预充电机制提高了电荷泵的工作效率 ;而 Domino电荷泵则采用内部电路控制电荷泵充电电容的充放电 ,不仅降低了功耗 ,同时均化了瞬态功耗。这解决了电荷泵在充电期间功...
关键词:MOS 电荷泵 集成电路 低功耗 
一种非接触式IC卡控制器的设计被引量:2
《半导体技术》2000年第2期57-60,共4页肖斌 秦东 徐志伟 孙承绶 
介绍了 ISO/ IEC144 4 3中 Type B类型非接触式 IC卡实现抗冲突的算法 ,设计了一种适用于非接触式IC卡的具有抗冲突功能控制逻辑的 VL SI结构 ,并用 VHDL 语言进行了仿真。电路中提出了确定时间片的伪随机算法来实现抗冲突功能。用 1μm...
关键词:非接触式 IC卡 控制器 设计 
检索报告 对象比较 聚类工具 使用帮助 返回顶部