郑增钰

作品数:43被引量:59H指数:4
导出分析报告
供职机构:复旦大学更多>>
发文主题:可测性设计集成电路VLSI高速数据通信高速数据更多>>
发文领域:电子电信自动化与计算机技术自然科学总论电气工程更多>>
发文期刊:《计算机辅助设计与图形学学报》《微电子学》《半导体技术》《电子学报》更多>>
所获基金:国家高技术研究发展计划“上海-应用材料研究与发展”基金上海市科学技术委员会资助项目上海-AM基金更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-10
视图:
排序:
一个1.2V用于超宽带收发器的低抖动锁相环
《复旦学报(自然科学版)》2008年第1期129-134,共6页肖满霞 李宁 叶凡 任俊彦 郑增钰 
上海市科委基金资助项目(067062003)
设计了一款应用于超宽带无线收发器中的低抖动、低功耗、多相位输出、输出频率为528MHz和132 MHz的锁相环,包括了高频特性好的鉴频鉴相器、低电压抗抖动的电荷泵、经典的低电压对称负载差分延迟单元以及duty-buffer的双转单电路等.设计...
关键词:超宽带 锁相环 鉴频鉴相器 电荷泵 抖动 压控振荡器 双转单电路 
一种适应PVT偏差的4GHz双重反馈环形振荡器
《复旦学报(自然科学版)》2007年第1期70-75,共6页黄冲 陆平 李宁 叶凡 任俊彦 郑增钰 
在分析传统环形振荡器的基础上,设计了一种新型高频、低噪声环形振荡器.采用改进的全开关状态的延时单元和双重反馈环结构,克服了传统环形振荡器振荡频率低、噪声性能差的缺点,可以有效抑制PVT(Pro-cess Voltage Temperature)偏差对频...
关键词:CMOS集成电路 环形振荡器 相位噪声 频率综合器 
一种1.8V10/100 Mb/s以太网物理层发送电路
《复旦学报(自然科学版)》2006年第4期448-451,456,共5页陶成 杨励 李宁 任俊彦 郑增钰 
国家"八六三"计划资助项目(2003AA1Z1160)
根据IEEE 802.3协议的指标要求,设计了一种采用0.18μm 1.8 V CMOS工艺的10/100 Mb/s以太网物理层发送电路.电路的实质是一个分辨率为5 bit,采样速率为125 MHz,上升下降时间为4 ns的电流驱动型数模转换器.芯片面积0.865 mm2,100 Mb/s时...
关键词:集成电路 以太网 发送电路 数模转换 电流驱动 
适用于1000Base-T以太网的低抖动低功耗频率综合器被引量:2
《Journal of Semiconductors》2006年第1期137-142,共6页陆平 王彦 郑增钰 任俊彦 
采用高速鉴频鉴相器(TSPC)、经典抗抖动的电荷泵、交叉耦合差分延迟单元以及电阻分压相位内插电路等结构设计了一个应用于1000Base-T以太网收发器的频率综合器电路,并能兼容10/100Mbps模式.该电路同时满足发送电路上升下降斜率控制和时...
关键词:以太网 频率综合器 时钟抖动 
Analysis and Design of a ΔΣ Modulator for Fractional-N Frequency Synthesis
《Journal of Semiconductors》2006年第1期41-46,共6页张伟超 许俊 郑增钰 任俊彦 
上海应用材料研究与发展基金资助项目(批准号:0302)~~
This paper presents the design considerations and implementation of a novel topology digital multistage-noise-shaping (MASH) delta-sigma modulator suitable for fractional-N phase-locked-loop (PLL) frequency synthe...
关键词:△∑ modulator fractional-N frequency synthesis MASH architecture 
延迟锁定环(DLL)及其应用被引量:4
《固体电子学研究与进展》2005年第1期81-88,共8页陆平 郑增钰 任俊彦 
DLL可以产生精确的延迟效果而不受环境和工艺条件的影响 ,因而常用来生成稳定的延迟或多相位的时钟信号。文中介绍了延迟锁相环的结构 ,设计了 CMOS工艺 DLL具体电路 ,着重分析了新型的伪差分结构延迟单元 ,它可使设计简单而且单位延迟...
关键词:锁相环 延迟锁定环 鉴相器 电荷泵 压控延迟线 
一种适用于10/100MHz Base TX以太网的新型发射电路被引量:3
《Journal of Semiconductors》2005年第2期385-389,共5页韩益锋 李强 顾沧海 郑增钰 李联 
国家高技术研究发展计划 (批准号 :2 0 0 2AA1Z13 60 );上海市集成电路设计创新 (批准号 :0 2 70 62 0 0 5 )资助项目~~
提出了一种新结构发射电路 ,适用于 10 / 10 0MHzBaseTX以太网 ,兼容 10MHzBaseTX和 10 0MHzBaseTX两种工作模式 ,并能在这两种模式间自由切换 .电路采用了波形整形 ,斜率控制 ,复用线驱动器等技术 ,使所有参数符合IEEE80 2 3标准 .芯...
关键词:以太网 发射电路 线驱动器 
1.8V千兆以太网收发器低抖动时钟电路被引量:2
《复旦学报(自然科学版)》2005年第1期155-160,共6页陆平 王彦 李联 郑增钰 任俊彦 
采用新型的高速鉴频鉴相器(TSPC)、典型的抗抖动的电荷泵和对称负载差分延迟单元,设计了0.18μm标准CMOS工艺、1.8V工作电压的锁相环,经过系统稳定性验证和spice仿真,125MHz的最大时钟输出在(75℃@TT)情况下,具有±3σ=70ps左右的long t...
关键词:时钟电路 收发器 抗抖动 SPICE仿真 鉴频鉴相器 电源噪声 时钟恢复 千兆以太网 复算 时钟输出 
基于MOS管PDE模型的RF电路瞬态包络仿真算法分析
《复旦学报(自然科学版)》2004年第1期10-15,共6页杨励 谭俊 来金梅 Omar Wing 郑增钰 
上海市AM基金资助项目(0002)
提出了以谐波平衡技术为平台,基于RF电路中MOS晶体管PDE模型的混合域瞬态包络仿真算法,解决了将MOS晶体管的PDE模型与表征电路系统的ODE耦合在一起进行数值求解的问题,并以一个功放电路为例说明了这种仿真技术的有效性.
关键词:集成电路设计 RF电路 MOS晶体管PDE模型 瞬态包络仿真 谐波平衡 
一种高精密CMOS带隙基准源被引量:10
《微电子学》2003年第3期255-258,261,共5页王彦 韩益锋 李联 郑增钰 
 设计了一个与n阱工艺兼容的高精密CMOS带隙基准电压源电路。该电路实现了一阶PTAT温度补偿,并具有好的电源抑制比。SPICE模拟和测试结果表明,其电源抑制比可达到60dB,在20~70°C范围内精度可达到60ppm/°C。
关键词:带隙基准源 电源抑制比 温度系数 CMOS 温度补偿 集成电路 基准电压源 运放电路 启动电路 版图设计 
检索报告 对象比较 聚类工具 使用帮助 返回顶部