应用于片上系统中低功耗IP核设计的自适应门控时钟技术  被引量:4

Adaptive Clock Gating Technique for Low Power IP Core Design in SoC

在线阅读下载全文

作  者:常晓涛[1] 张明明[1] 张志敏[1] 韩银和[1] 

机构地区:[1]中国科学院计算技术研究所系统结构部

出  处:《计算机学报》2007年第5期823-830,共8页Chinese Journal of Computers

基  金:国家"八六三"高技术研究发展计划项目基金(2002AA1Z1040);中国科学院计算技术研究所领域前沿青年创新基金(20056600-14)资助

摘  要:门控时钟技术一直以来是降低芯片动态功耗的有效方法.文章结合片上系统(SoC)的结构特性和设计特点,分析已有的各种门控时钟技术的优缺点,指出这些缺点是SoC设计中的严重障碍,随后抽象出IP核工作模型,提出了仅用非常简单的逻辑就可以方便应用于IP核的自适应门控时钟技术.这种技术在不影响性能的前提下,可以根据IP核的应用状况自动开关时钟,不但可以降低动态功耗,还可以结合门控电源技术降低漏电功耗.对一款真实SoC中浮点IP核的改造实验表明,在不降低性能的前提下,可以平均降低62.2%的动态功耗,同时理论上平均降低70.9%的漏电功耗.Clock gating is a well-known technique to reduce dynamic power. This paper analyses the disadvantages of many clock gating techniques and points out that they are obstacles in System-on-Chip (SoC) design. Based on the analysis of IP core model and the programmable clock gating technique, an adaptive clock gating (ACG) technique which can be easily realized is introduced for low power IP core design. ACG can automatically turn on or turn off the IP clock to not only reduce dynamic power but also reduce leakage power with the power gating technique. The experimental results on some IP cores in a real SoC show an average of 62. 20% dynamic power reduction and 70. 9 % leakage power reduction without performance degradation.

关 键 词:门控时钟 IP核 片上系统 低功耗设计 

分 类 号:TP302[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象