Nios SoC系统中的BCH编解码IP核的设计  

Design of BCH Code IP Core in Nios SoC System

在线阅读下载全文

作  者:苏勇[1] 张剑峰[1] 尹廷辉[1] 

机构地区:[1]解放军理工大学通信工程学院,江苏省南京市210007

出  处:《电子工程师》2007年第5期18-20,共3页Electronic Engineer

摘  要:在编码理论中,BCH码是一种得到深入研究的循环纠错码。SoC(片上系统)设计是电子设计的发展方向。BCH码的SoC实现方法和传统的多片实现方法相比,在工程上具有便捷、小型化及高速等特点。文中分析了使用SoC设计方法完成BCH编解码的设计思路;给出了BCH编码、Berleka-mp译码以及CPU接口的实现细节;同时给出了重要模块的仿真结果。The BCH codes are the much studied codes within the study of coding theory and BCH codes are cyclic error-correcting codes. The system on chip (SoC) design is the development direction of the electrical design. Compared to the traditional realization method, the SoC realization method of the BCH codes is convenient, small scaled and high speed on the engineering. The paper analyzes the design idea of SoC design method ; gives the realization detail of BCH encoding, Berlekamp decoding and CPU interface ; gives the simulation result of important logic module.

关 键 词:BCH SOC Berlekamp译码 伴随式 

分 类 号:TN914.53[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象