基于FPGA的雷达脉冲压缩系统设计  

Design of Radar Pulse Compression System Based on FPGA

在线阅读下载全文

作  者:胡晓军[1] 倪震明 

机构地区:[1]四川航天技术研究院 [2]海军驻航天科技集团公司第七研究院军事代表工作组,四川成都610100

出  处:《制导与引信》2007年第2期53-56,共4页Guidance & Fuze

摘  要:在分析雷达数字脉冲压缩技术的基础上,给出一种基于FPGA芯片XC2V1000为核心的并行高速实时数字雷达脉冲压缩系统的方案,介绍了系统的硬件结构以及软件模块,并给出了MATLAB仿真和FPGA输出结果的对比图。Based on the radar digital pulse compression technology, gives the scheme of parallel high-speed real-time digital radar pulse compression system as the core of FPGA (XCZV1000), hardware construction and software mode are introduced. And gives out the contrast diagram about the simulation of MATLAB and the output result of FPGA.

关 键 词:雷达 脉冲压缩 数字信号处理 

分 类 号:TN957.51[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象