高性能CMOS采样保持电路的设计  被引量:2

在线阅读下载全文

作  者:张奉江[1] 张红[1] 张正璠[2] 

机构地区:[1]重庆邮电大学 [2]中国电子科技集团公司第二十四研究所,重庆400060

出  处:《电子元器件应用》2007年第8期41-44,共4页Electronic Component & Device Applications

摘  要:给出了一种适合于高速模数转换器(ADCs)的高性能采样/保持电路的设计方法,该电路采用全差分结构、底板采样和高性能增益自举运算放大器来抑制电荷注入误差和时钟馈通误差,从而极大的减小了非线性误差,保证了较高的精度。

关 键 词:采样 保持电路 AD转换器 增益自举 运算放大器 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象