FPGA的布线开关和互连线段的优化设计  

The Optimized Design of Routing Switch and Wire Segment of FPGA

在线阅读下载全文

作  者:王春早[1] 张汉富[1] 施亮[1] 

机构地区:[1]江南大学信息工程学院,江苏无锡214036

出  处:《电子与封装》2007年第8期27-29,共3页Electronics & Packaging

摘  要:文章以TSMC'0.35μm,三层金属CMOS工艺为基础,对FPGA互连资源中布线开关和互连线段进行了具体分析。研究表明,布线开关中同时混合使用传输门和三态缓冲器以及采用不同逻辑长度的互连线段组合时将会产生较好的面积-延时值。The routing switch and wire segment of interconnect resource FPGA have been analyzed concretely based on TSMC' 0.35 μ m, three-layer metal CMOS process in this paper. The results show that employ the different logic length wire segmentation distributions and the best mixes of pass transistors and tri-state buffer switches found in this paper bring more area-delay product.

关 键 词:FPGA 布线开关 互连资源 

分 类 号:TP302.2[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象