检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:林世俊[1] 张凡[1] 金德鹏[1] 曾烈光[1]
机构地区:[1]清华大学电子工程系,微波与数字通信技术国家重点实验室,北京100084
出 处:《清华大学学报(自然科学版)》2008年第1期32-35,38,共5页Journal of Tsinghua University(Science and Technology)
基 金:国家自然科学基金资助项目(90607009)
摘 要:为了降低数据的传输延迟,提出了一种分布式同步方式实现全局异步局部同步(GALS)片上系统。该方式通过引入时钟来实现相邻网络节点之间的数据传输,使数据传输最小延迟由原来无时钟通信方式的4个线延迟减少到1个线延迟,大大降低了数据传输延迟。同时设计了支持该方式的跨时钟域接口。该接口不仅支持多路数据在同一物理链路中传输,而且允许在每个传输周期动态分配各路数据的带宽。仿真结果表明:支持4通道和16位宽数据的接口总共占用722个ALUT(adaptive look-up table)和支持204.5 MHz的时钟速率,占用较少面积和支持较高的时钟速率。A distributed-synchronous mechanism was developed to implement globally asynchronous locally synchronous (GALS) Network-on-Chip to reduce transport latency. This mechanism enables clock control data transport in the control of clock, so the minimum transporting delay can be reduced from 4Δ (wire delay) to 1Δ. An asynchronous interface was designed to support the distributed-synchronous mechanism. The asynchronous interface supports multiple channels, enables dynamic bandwidth allocations between channels in every data transport cycle. An interface with four 16 bit channels required 722 adaptive look-up tables and ran at 204.5 MHz. Simulation results show that the interface supports high data rate at reasonable complexity.
分 类 号:TN43[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.38