检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]江南大学信息工程学院,江苏无锡214122 [2]中国电子科技集团公司第五十八研究所,江苏无锡214035
出 处:《微电子学》2008年第1期116-119,共4页Microelectronics
基 金:国防科技重点实验室基金资助项目(51433020105DZ6802)
摘 要:介绍了一种可以进行双采样的10位50 MS/s采样保持电路。该电路采用SMIC 0.25μm标准数字CMOS工艺进行设计。基于BSIM3V3 Spice模型,采用Hspice对整个电路进行了仿真。结果表明,电路在工作于50 MS/s、输入信号频率为25 MHz时,输出信号的SNDR为62.1dB,整个电路的功耗仅为8.41 mW。A double-sampling 10-bit 50 MS/s sample-and-hold circuit is presented. The S/H circuit is realized in SMIC's 0. 25 μm standard CMOS process. Based on BSIM3V3 Spice model, the whole circuit is simulated with Hspice. Results show that, for a single power supply of 2.5 V, the circuit achieves an SNDR of 62.1 dB at Nyquist frequency, with a static power dissipation of 8.41 mW.
关 键 词:双采样 运算放大器共享技术 采样保持电路 模拟/数字转换器
分 类 号:TN432[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.63