高阶FIR滤波器面向FPGA的多种实现方法  被引量:5

Several Means of Realizing High-order FIR Filter Structures for FPGA

在线阅读下载全文

作  者:刘在爽[1] 卢莹莹[1] 

机构地区:[1]清华大学数字电视技术研究中心,北京100084

出  处:《中国有线电视》2008年第2期164-168,共5页China Digital Cable TV

摘  要:从FIR滤波器最基本的直接型结构出发,系统地分析了高阶FIR滤波器面向FPGA的多种实现方法,主要针对FPGA实现过程中最敏感的逻辑资源占用作了分析和比较。详细论述了各种方法的优缺点,并提出一种对直接型结构的优化算法,最后通过一个滚降系数为0.05的256阶SRRC滤波器的设计实例,验证了各种方法的资源分析。Several struetures for FPGA implementation of high-order FIR filter are earefully analyzed in this paper. And the eomparisons among different struetures are foeused on the usage of logie resources, the merits and defeets of eaeh method. Finally, an optimized direct-form structure is proposed and recommended for FPGA implementation of high-order FIR filter. An example of 256 - order SRRC filter with roll-off factor of 0.05 is used to verify the resource analysis of different FPGA implementation.

关 键 词:高阶FIR滤波器 FPGA实现 直接型 转置型 CSD 

分 类 号:TN713[电子电信—电路与系统] TN791

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象