检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:邵帅[1] 李曼义[1] 刘丹非[2] 和伟[1] 李树晨[1]
机构地区:[1]云南师范大学物理与电子信息学院,云南昆明650092 [2]云南师范大学计算机科学与信息技术学院,云南昆明650092
出 处:《现代电子技术》2008年第10期1-2,6,共3页Modern Electronics Technique
基 金:国家自然科学基金资助项目(50367001)
摘 要:全数字锁相环(ADPLL)在数字通信领域有着极为广泛的应用。由于SoPC技术的发展和FPGA的工作频率与集成度的提高,在1块FPGA芯片上集成整个系统已成为可能。以片内同时嵌入CPU和全数字锁相环为目的,结合现阶段的相关研究成果,简单介绍片内全数字锁相环系统的结构和全数字锁相环的工作原理,详细论述一种可增大全数字锁相环同步范围的数控振荡器的设计方法,并给出部分VHDL设计程序代码和仿真波形。在此数控振荡器的设计中引入翻转触发器的概念,并通过改变翻转触发器的动作特点,使得数控振荡器的输出频率提高,以达到增大全数字锁相环同步范围的目的。All Digital Phase- Locked Loop (ADPLL) is generally used in digital communication field. The whole system on chip can be achieved due to development of SoPC and FPGA. Considering the relevant research achievements and the techniques of embedded CPU and ADPLL,the system structure and the principle of ADPLL is introduced in the paper. A design way of a digital control oscillator that will increase synchronous range of ADPLL is discussed in detail,and the partial VHDL code and simulation waveform is given. In this design, toggle flip flop is mentioned. Output frequency of DCO is increased by TFF change. Finally,synchronous range of ADPLL is increased.
关 键 词:全数字锁相环 数控振荡器 翻转触发器 VHDL SOPC FPGA
分 类 号:TN76[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.173